集成逻辑门及555的应用.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成逻辑门及555的应用

返回 电子线路设计与测试 任课教师:谭力 刘伟超409 Tanliwuhan@163.com FTP : //:2112 用户名:ltan1 密 码:1 2009年9月 * 一、实验内容安排 见实验内容(控制系)-开放实验2009下半年.doc * 第一阶段 周 集成逻辑门及555的应用 备 注 2 讲:集成逻辑门(LED的接法)及555的应用 2学时 实验:(1) OC门(P145) OC门:波形(电压值、相位),注意数据单位; 3 讲:数字电路的安装与测试技术 实验:(2) 555应用电路设计(P151) (3)用D触发器设计一个4进制计数器,再用门设计2-4线译码器:只能一个发光管亮(灌电流);(P163) *选2个验收; 选做内容(1分): p185 设计课题2 彩灯控制电路 * 第二阶段 周 用中规模IC设计篮球竞赛24秒递减计时器 (p186) 备 注 4 讲:电路设计要求与方法(2学时) 实验:555振荡器与分频电路(用90、93分频) *要求有:预置初值、减计数、暂停/连续、定时时间到光报警并停止计时的功能; *555振荡器输出频率为10Hz,分频到1Hz作为计时脉冲。 5 实验:24秒递减计数、译码显示电路设计 (以74LS192为主进行设计) 6 实验: 控制电路设计与联调 (报警时:用发光二极管指示) * 第三阶段 周 用ISP器件和EDA技术设计多功能数字钟(p198/286) 备 注 7 讲课:数字钟功能及设计方法 MAX+PLUS II使用(一): Verilog HDL设计(2学时) 实验:MAX+PLUS II上机练习(要求下载、验收) (60进制同步计数器) *层次化方法设计; *f in=1Hz正方波输入; *分主体、扩展两部分验收; *验收时,要有原理图; *前3个扩展功能必做并要求验收; *验收时,要求提2~3个问题; *选做内容(4分): ①报整点时数 ②汽车尾灯控制电路(具体要求见p196) 8 实验:MAX+PLUS II上机 (60进制要求下载、验收) (60进制、24进制同步计数器设计与仿真) 9 讲课:MAX+PLUS II软件的使用(二): 分模块、分层次设计方法及下载过程(2学时) 实验:MAX+PLUS II上机 (数字钟主体电路调试与仿真) 10 实验:MAX+PLUS II上机 (快校时电路设计,主体电路下载与调试) 11 实验:MAX+PLUS II上机 (扩展电路:快校时电路、仿电台、定时电路、报整点时数电路) 12 实验:整机联调 * 第四阶段 周 中规模IC设计练习(p184/185) 备 注 14 实验:整机联调 15 讲课:设计课题1 和 习题6.6.8 (要求:总结数字电路的设计与实现方法) 实验: 可逆计数译码、显示电路 16 实验:安装调试 17 实验:安装调试 18 实验操作考试(时间2小时,1人1组) 操作考试 笔试到教室 * 二、成绩评定 平时成绩:占40% 实验+报告(35分) 选做 (5分) 注:平时验收需三样齐全,预习报告(含设计电路)、实际电路、测试结果记录 考试:占60% 操作 (30分) 笔试(30分) * 三、集成逻辑门 1. TTL与非门电路的主要参数 静态功耗PD:空载电源总电流ICC与电压VCC乘积 输出高电平VOH:逻辑“1”,一般VOH ≥3.5V 输出低电平VOL :逻辑“0”,一般VOL ≤0.4V 扇出系数No :输出低电平时能驱动同类门的最大数目 平均传输延迟时间tpd :表征电路开关速度的参数 直流噪声容限VNH和VNL :输入端所允许输入电压变化的极限范围。 * 2. TTL器件使用规则 电源电压+Vcc只允许在+5V±10%范围内。 电源滤波:TTL器件的高速切换,会产生电流跳变,可在电源端并100uF和0.01~0.1uF电容作为低频滤波和高频滤波。 输出端连接: 不允许输出端直接接+5V或接地。 除OC和TS门外,其他门电路输出端不允许并联。 输入端连接: 输入端串1k-10k电阻连接+Vcc获得高电平 直接接地为低电平 悬空为高电平 * 3. CMOS与非门电路的主要参数 电源电压+VDD:+5~15V ±10%均可 静态功耗PD:非常低,微瓦级 输出高电平VOH:逻辑”1” ,VOH ≥ VDD -0.5V 输出低电平VOL :逻辑“0”, VOL ≤ VSS+0.5V 扇出系数No :输出低电平时能驱动同类门的最大数目 低频:不受限制 高频:10~20 平均传输延迟时间tpd :比TTL长得多,通常≈200ns 直流噪声容限VNH和VNL :输入端所允许输入电压变化的极限范围。 通常以+VDD的30%,比TTL电路大得多,因此抗干扰能力强 提高+VDD

文档评论(0)

qwd513620855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档