- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
整理后的8284
在8086CPU内部没有有时时钟发生器,当组成微型机系统时,所需的时钟信号由外部时钟发生器提供。 8284是专门为8086设计的时钟发生器/驱动器。在8284中,不仅有时钟信号发生器,还有复位信号RESET和准备好信号READY产生电路,这些电路分别向8086系统提供时钟信号CLK,复位信号RESET和准备好信号READY ,还可向外界提供晶振信号OSC以及外围芯片所需的时钟信号PCLK。1.8284的引脚 8284是双列直插式18脚组件,其引脚分配如图7-1所示。其功能为 X1,X2:晶振输入端。 ASYNC:READY同步选择输入。ASYNC信号决定READY的同步方式。当ASYNC为低电平时,提供两级READY同步,若ASYNC为高电平时,提供一级READY同步。 EFI:外来时钟输入端。当F/C接高电平时,由EFI端输入外来时钟。输入时钟信号的频率为系统时钟CLK三倍。 F/C:时钟源选择输入端。若F/C 接低电平,则系统时钟CLK由晶体振荡器产生;若F/C接高电平,则CLK 由外来时钟产生。??OSC:晶振输出端。输出频率为晶振频率,TTL电平。??CLK:提供给整个计算机系统的时钟信号,所以称为系统时钟。CLK的频率是晶体震荡器频率或EFI端输入频率?1/3,占空比为33%。?PCLK:为外设提供的输出时钟信号,频率是CLK的1/2,占空比为50%。?RES:复位输入端,低电平有效。用于产生8086的RESET信号。由于8284?内部具有施密特整形电路,因此RES可以是缓慢变化的脉冲信号,它经?8284内部电路整形而获得较陡的复位信号RESET。???RESET:提供给8086及整个系统的复位信号,高电平有效,其宽度由RES?决定。???AEN1,AEN2?:对应RDY1,RDY2的允许控制信号,低电平?有效。当AEN1为低电平时,RDY1?起作用,AEN2为低电平时,RDY2?起作用。在单CPU系统中AEN应接低电平,在多系统中,用这两个信号。???RDY1,RDY2:RDY高电平有效的输入信号。?可由系统总线的设备产生,它有效表示数据已收到或数据可以使用。???CSYNC:同步输入信号。用来使多个8284同步,以提供同步的CLK信号。CSYNC为高电平时,内部计数器复位?;CSYNC为低电平时,才允许内部计数器计数。???2。8284的内部结构及工作原理???8284内部结构如图7-2所示。由CLK时钟信号产生电路,RESET复位信号产生电路及READY信号产生电路等组成。在IBN PC/XT中,电源信号PWRGOOF加到RES端.???(3).准备好信号产生电路?为了使存储器或者外设接口与CPU速度相匹配,需要给CPU?一个准备好信号.READY产生电路是由俩个同步触发器及一些门电路组成.输给CPU的READY?信号是由8284提供的,8284的准备好控制电路有两组输入信号,每一组都有允许信号AEN?和设备准备好信号RDY,8284设置两个准备好信号输入RDY1和RDY2是为了支持多总线?结构,使一个8086可连接两组独立的系统总线.因为每组系统总线可能会有自己的RDY线?为了仲裁总线的优先级,RDY1和RDY2各带有允许信号AEN1和AEN2,AEN1和AEN2由用户?设计的总线优先级仲裁逻辑电路产生.???ASYNC为同步级的选择信号,如设备准备好信号RDY1和RDY2与CLK同步输入,且能满足?定时要求时,只需采用一级同步.这时将ASYNC置为高电平,被选择的RDY1或RDY2只通过?同步触发器FF2与CLK进行一级同步后作为READY信号输出.若RDY1和RDY2为异步输入或?不满足定时要求,则需要进行二级同步.此时将ASYNC置为低电平,RDY1和RDY2需要通过?FF1和FF2与CLK进行二级同步后,才能作为READY信号输出。?图7-3是8284的工作波形图.?
您可能关注的文档
最近下载
- 工程造价专业技术工作总结范文(精选10篇).docx VIP
- 基坑土方开挖及外运工程施工组织设计.docx VIP
- 12BJ1-1 工程做法(华北标BJ系列图集).doc VIP
- JBT 7538-2016 管道用篮式过滤器.pdf VIP
- 安全生产高处作业.docx VIP
- 新解读《GB_T 23722-2009起重机 司机(操作员)、吊装工、指挥人员和评审员的资格要求》最新解读.docx VIP
- (中级)装饰美工技能鉴定理论考试题库(含答案).docx VIP
- 小流域水土流失治理服务方案.doc VIP
- 大型球铁铸件浇冒口设计原理.pdf VIP
- 福建省莆田市南门集团2023年小升初数学试卷(含答案).docx VIP
文档评论(0)