网站大量收购独家精品文档,联系QQ:2885784924

基于EPSL的FPGA硬件电路系统设计和延时细分算法与FPGA实现毕业设计论文.doc

基于EPSL的FPGA硬件电路系统设计和延时细分算法与FPGA实现毕业设计论文.doc

  1. 1、本文档共113页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于EPSL的FPGA硬件电路系统设计和延时细分算法与FPGA实现毕业设计论文.doc

西 南 交 通 大 学 本科毕业设计(论文) 基于EP3SL150的FPGA硬件电路系统设计和延时细分算法与FPGA实现 毕业设计(论文)任务书 班 级 电讯2009- 03班 学生姓名 李栋 学 号 发题日期:2012 年 11 月 20 日 完成日期:2013年 6月 20 日 题 目 基于EP3SL150的FPGA硬件电路系统设计和延时细分算法与FPGA实现 1、本论文的目的、意义:随着电于技术和计算机技术的快速发展, 超声相控阵技术逐渐应用于工业无损检测,近几年,相声相控阵技术发展尤为迅速,在相控阵系统设计、系统仿真、生产与测试和应用等方面取得一系列进展。其中,自适应聚焦相控阵技术尤为突出,它利用接收到的缺陷回波信息调整下一次激发规则,实现了声束的优化控制,提高缺陷的检出率。 “基于EP3SL150的FPGA硬件电路系统设计和延时细分算法与FPGA实现”涉及到多种关键技术,如FPGA的开发、电子设计、硬件编程语言等。 “基于EP3SL150的FPGA硬件电路系统设计和延时细分算法与FPGA实现”是超声相控阵技术中的一项关键技术,通过Verilog HDL硬件语言描述算法,进而在FPGA芯片上实现功能。 2、学生应完成的任务:首先查阅相关的资料,了解“基于EP3SL150的FPGA系统设计”的原理、结构、组成,进而学习相关知识,了解电路原理,并了解设计思想和仿真原理和过程。在完成以上工作的基础之上,再学习FPGA的相关知识,了解FPGA的原理、工作过程、特色优点和实现方法。接着需要学习Verilog HDL语言的开发技术的相关知识,了解其配合过程,语言特定、模块组成部分的作用以及相关参数的调节方法,重点是模块理论分析和编程思路。在完成以上理论学习的基础上,还要开始着手EDA工具的学习,通过学习了解电子设计自动化的理念及其优势,主要是理解电路设计的思路和方法。在设计完电路之后还要完成相关PCB电路板的制作,并要手工焊接所有的元器件和完成相关的测试、软件和硬件调试任务,以达到较好的控制效果。 3、论文各部分内容及时间分配:(共 15 周) 第一部分 调研课题的目的、意义和背景,学习相关基础知识。 (2周) 第二部分 参阅相关资料,翻译外文资料,方案初步设计,时间规划、过程规划 (2周) 第三部分 设计方案模块化、分解设计、系统设计、理论分析、系统仿真、模块仿真、软件编程工程定义,电路方案的工程定义、设计、模块电路图、仿真报告。 (3周) 第四部分 软件编程、调试,电路设计、仿真,硬件电路的调试、验收,测量方案制定,软件联调,硬件联调、软件和硬件配合调试、联调,软件验收、硬件验收,系统测量验收,验收。 (3周) 第五部分 撰写软件设计操作文档,硬件文档,软件规范化、硬件规范化;设计归档,撰写论文初稿,导师审查,知识产权审查,修稿,导师审查, (3周) 评阅及答辩: 提交学院审查、评阅,撰写PPT报告,答辩,提交论文,归档毕业设计文档。 (2周) 备 注 指导教师: 年 月 日 审 批 人: 年 月 日 摘 要 随着科学技术的不断发展,我们对材料质量的检测要求也变

您可能关注的文档

文档评论(0)

zhangningclb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档