数字量输入输出-基本输入输出 东南大学.pptVIP

数字量输入输出-基本输入输出 东南大学.ppt

  1. 1、本文档共82页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字量输入输出-基本输入输出 东南大学

第五章 数字量输入输出 本章内容 简单I/O接口 并行输入输出接口 中断控制系统 计数定时接口 串行输入输出接口 直接存储器存取DMA 系统总线及接口 简单I/O接口 什么是I/O接口(电路)? I/O接口是位于系统与外设间、用来协助完成数据传送和控制任务的逻辑电路 PC机系统板的可编程接口芯片、I/O总线槽的电路板(适配器)都是接口电路 I/O信号的形式 开关量信号 数字量信号 脉冲量信号 模拟量信号 接口的作用 对输入输出数据进行缓冲和锁存 输出接口有锁存环节;输入接口有缓冲环节 实际的电路常见: 输出锁存缓冲环节、输入锁存缓冲环节 对信号的形式和数据的格式进行变换 微机直接处理:数字量、开关量、脉冲量 对I/O端口进行寻址 与CPU和I/O设备进行联络 输入接口的缓冲环节 输入接口的锁存、缓冲环节 输出接口的锁存环节 输出接口的锁存、缓冲环节 接口电路的典型结构 从编程角度看,接口内部主要包括CPU可以进行读/写操作的临时寄存器,又称I/O端口(Port)。 各I/O端口由端口地址区分(80X86 64K) ----编址方式 是构成I/O接口的基本单元 有自己的端口地址(端口号) 可供外部设备或CPU读/写 有宽度 端口内容是外部设备的信息反映 I/O接口的基本功能 信号形式变换 电平转换和放大 锁存及缓冲 I/O定向 并-串转换 I/O端口按功能分为三种类型 数据端口:用于存放CPU与外设间传送的数据信息 状态端口:用于暂存外设的状态信息 控制端口:用于存放CPU对外设或接口的控制信息,控制 外设或接口的工作方式。 CPU对外设输入/输出的控制 CPU对外设输入/输出的控制,通过对接口电路中各I/O端口的读/写操作完成。 端口选择?地址编号 I/O端口的编址 接口电路占用的I/O端口有两类编排形式 I/O端口单独编址 I/O地址空间独立于存储地址空间 如8086/8088 I/O端口与存储器统一编址 它们共享一个地址空间 如M6800 I/O端口单独编址 优点: I/O端口的地址空间独立 控制和地址译码电路相对简单 专门的I/O指令使程序清晰易读 缺点: I/O指令没有存储器指令丰富 I/O端口与存储器统一编址 优点: 不需要专门的I/O指令 I/O数据存取与存储器数据存取一样灵活 缺点: I/O端口要占去部分存储器地址空间 程序不易阅读(不易分清访问内存还是访问外设) 8088的输入/输出指令和时序 输入指令IN IN AL, port IN AL, DX IN AX,port IN AX,DX ;(Port)?(AL), (Port+1)?(AH) 8088CPU最小模式下, I/O端口读周期时序 8088CPU最小模式下, I/O端口写周期时序 读、写控制逻辑电路1 读、写控制逻辑电路2 PC总线:I/O端口读周期时序 PC总线:I/O端口写周期时序 IN AL ,21H OUT 43H,AL 例:一个输入设备的简单接口电路 例:一个输入设备的简单接口电路 例:一个输入设备的简单接口电路 例:一个输出设备的简单接口电路 例:一个输出设备的简单接口电路 例:一个输出设备的简单接口电路 I/O端口的译码 译码电路的作用 译码电路的构成(与存储器译码相似) 设计译码电路的方法 片内译码和片选译码 I/O译码电路的作用 设计译码电路的方法 根据端口地址确定地址信号A15~A0的条件取值,用门电路、译码器及组合、PLD/GAL实现满足条件情况的电路 设计I/O译码电路时: 端口的选通信号通常为低电平有效, 除端口的地址信号参加译码外,控制信号IOW、IOR (IO/M、 AEN也可参加译码) 例:设计端口地址为218H的译码电路 分析 CPU执行IN/OUT指令时,发出端口的地址信号 MOV DX, 218H IN AL, DX 或 OUT DX, AL 对应218H端口的地址信号为(只取A9~A0): A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 (地址信号) 1 0 0 0 0 1 1 0 0 0 B 2 1 8 H 只要满足此地址取值的译码电路均可 方法一、用门电路实现218H的地址译码 地址重叠现象 实现电路 方法二、用译码器、门电路组合实现地址译码

文档评论(0)

baoyue + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档