第8章 MCS-51的系统扩展和接口技术.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第8章 MCS-51的系统扩展和接口技术

计算机系 单片机原理及应用技术 第8章 MCS-51的系统扩展与接口技术 第7章 MCS-51的系统扩展与接口技术 掌握I/O接口的扩展、8255A的初始化及扩展I/O 掌握程序存储器、数据存储器的扩展 了解键盘的扫描、去抖、识别,了解显示接口 了解A/D、D/A转换器的工作原理及典型的A/D、D/A芯片应用实例 第7章 MCS-51的系统扩展与接口技术 7.1 并行I/O口的扩展 7.2 存储器的扩展 7.3 最小系统与三总线的概念 7.4 键盘接口 7.5 显示接口 7.6 A/D接口 7.7 D/A转换接口 7.8 习题 7.1 并行I/O口的扩展 单片机应用系统需要为外围设备及被控对象提供数据交换接口。 MCS-51扩展I/O口时,扩展结构可分为3种类型。 MCS-51是将外部I/O口和外部 RAM统一编址的,每个I/O口相当于一个外部RAM单元,访问外部接口就象访问外部RAM一样,用MOVX指令。 8.1.1 并行I/O口的简单扩展 简单I/O接口扩展所用芯片为74系列的TTL电路,CMOS电路也可作为MCS-51的扩展I/O接口。这些芯片结构简单,配置灵活方便,比较容易扩展,使系统降低了成本、缩小了体积,因此在单片机应用系统中经常被采用。 常用芯片有74LS244(八缓冲器/线驱动器/线接收器)、74LS245(八双向总线收发器)、74LS273(八D触发器)、74LS373(八D锁存器)、74LS377(带使能的八D触发器)等。 74LS244是八缓冲器/线驱动器/线接收器,内部有两组4位三态缓冲器,具有数据缓冲隔离和驱动作用,其输入阻抗较高,输出阻抗低,常用于单向三态缓冲输出。 74LS244各引脚定义如下: 1A1~1A4:第1组4条输入线 1Y1~1Y4:第1组4条输出线 2A1~2A4:第2组4条输入线 2Y1~2Y4:第2组4条输出线 1G:第1组三态门使能端, 低电平有效 2G:第2组三态门使能端, 低电平有效 VCC:工作电源,接+5V电压 GND:接地 74LS273各引脚定义如下: D0~D7:输入线。 Q0~Q7:输出线。 CLR:清除控制端, 低电平有效。 CLK:时钟输入端, 上升沿有效。 VCC:工作电源, 接+5V电压。 GND:接地。 【例】 用74LS244作为扩展输入,74LS273作为扩展输出。 解:P0口作为双向数据总线,用74LS244扩展8位输入,输入八只控制开关的控制信号;用74LS273扩展8位输出,输出信号控制八只发光二极管。编写控制程序,可使八只发光二极管分别受各自对应的控制开关的控制。 只要P2.7为0,就选中74LS244或74LS273,其他位均为无关位,所以74LS244和74LS273的地址均为7FFFH。 简单I/O口扩展电路 8.1.2 用8255A芯片扩展I/O口 8255A是一个可编程并行接口芯片,它主要作为外围设备与微型计算机总线之间的I/O接口。 8255A可以通过软件来设置芯片的工作方式,因此用8255A连接外部设备时,通常不需要再附加外部电路,给使用带来很大的方便。 8255A有三个8位可编程并行I/O端口,从编程上可分成2组,每组12个,有3种工作模式。 8255A的引脚与封装 8255A各引脚定义如下: D7~D0:双向数据线,用于传送数据和控制字。 PA7~PA0、PB7~PB0、PC7~PC0:输入/输出信号线,用于传送数据。 CS:片选信号,低电平有效。只有该引脚为低电平时,8255A才与CPU建立通信。 RD:芯片读出信号,低电平有效。当引脚为低电平时,CPU可以从8255A中读取输入数据。 WR:芯片写入信号,低电平有效。当引脚为低电平时,CPU可以往8255A中写入数据或控制字。 8255A各引脚定义如下: A0 、A1:端口选择信号,这两个引脚的输入和RD、WR两个引脚的输入,一起控制8255A内部三个数据端口及一个控制端口的选择。它们一般和地址总线的两个最低位(A0、A1)相连。选择如下: A1A0为00时选中端口A;为01时选中端口B;为10时选中端口C;为11时选中命令字口。 RESET:复位,当该输入信号为高电平时,控制寄存器被清除,所有的端口(A、B、C)都被设为输入状态。复位引脚上的高电平,使各个端口都置为输入模式(也就是24个引脚都被置为高阻态)。 8255A的内部结构 8.1 并行I/O口的扩展 8255A在三种基本的方式下工作: 方式 0:基本输入/输出。 方式 1:选通的输入/输出。 方式 2:双向传输。 7.1 并行I/O口的扩展 【例】 用8255

文档评论(0)

189****7685 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档