毕业设计__数字频率计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计__数字频率计

目 录 前言 2 摘要: 2 关键字: 2 1 芯片介绍 2 1.1 10116 2 1.2 1161 3 1.3 74HC04 4 1.4 74HC14 4 1.5 74HC74 4 1.6 74HC164 5 1.7 74HC145 6 1.8 AT89C2051 6 1.9 562 8 2.统概述 9 2.1频率计定义 9 2.2系统的组成 9 2.3处理方法 10 3.系统硬件设计 10 3.1信号预处理 10 3.1.1滤波、衰减、补偿 11 3.1.2放大电路 11 3.2 波形转换电路 12 3.3 形整形及分频电路 13 3.4 单片机复位电路 14 3.5显示部分 14 3.5.1 显示电路 14 3.5.2 模拟串行通信原理 15 3.6 整机工作原理 15 4.系统软件的组成 16 4.1 系统软件框图 16 4.2 流程图 17 4.3 数据处理过程 18 4.5 单片机源程序 18 5. 参考文献资料 32 前 言 数字频率计在电子、通讯等领域中的实验、研究开发、生产用途非常的广泛,它可以由逻辑电 组成,也可以用单片机控制。由逻辑电路组成的频率计,结构复杂,组装、调试比较麻烦;由单片机控制的频率计,数据采集、计算、译码及量程的自动转换,都可以由CPU来完成,简化了电路,提高了系统的可靠性。 摘要: 本设计是以89c2051为核心的单片机设计,在单片机设计中应用单片机的数字运算和控制功能实现了量程的自动切换,满足了时间要求和精度要求。 关键字: 89C2051,频率计,分频, 1 芯片介绍 1.1 10116 10116是一个三运算放大器,带有正、反输出端,逻辑图及引脚功能如下: 1.2 1161 1161为基于微控器的系统提高了完整的存储和监控方案,运用低功耗CMOSE技术,在片内集成了带硬件存储写保护的串行EEPROM(16K),节能型系统电源监控电路和一个看门狗定时电路。当一个软件或硬件的误操作,一起系统的暂停和挂起时,1.6秒的看门狗电路可将系统恢复到默认状态,1161的定时监控SDA线,这样不需要增加PC板的跟踪功能。第2脚输出高电平的复位信号,第7脚输出低电平的复位信号 WP 写保护E2PRON 就实现写保护 只读 将该管脚接地或悬空 可以对器件进行读写操作串行时钟 串行输入输出资料时 该脚用于输入时钟。 SCL:串行时钟,串行输入输出数据时,该脚用于时钟。 REST:复位I/O口。该脚为开漏输出脚。可用作复位触发输入。 SDA:串行数据地址,用于所以数据得发送和接受。SDA还可以作为看门狗定时器控制器。VCC:电源 GND:接地 NC:空脚 1.3 74HC04 74HC04为六反相器 Y=/A 引脚图 1.4 74HC14 74HC14是六反相器(施密特触发器) Y=/A 引脚如上图。 1.5 74HC74 74HC74是一双D型正沿触发器,带预和清除端,其引脚及功能如下: D触发器在这里主要是分频,它的这种接法是一种二分频的接法,对经过562分频的信号再一次分频,进一步降低它的频率,提高单片机的测量范围。 1.6 74HC164 1.引出端排列图和逻辑功能示意图 图3—38所示是8位单相移位积存器74LS164的引出端排列图和功能示意图 。 (a)引出端排列图 (b)逻辑功能示意图 图3-3 8位单向移位积存器74LS164 Ds=Dsa*Dsr是数码串行输入端,/CR是清零端,Q0~Q7是数据并行输出端,CP是时钟脉冲——移位操作信号。 2.逻辑功能 表3.1所示是74LS164状态表,由表可知,74LS164具有下列功能; (1)清零功能 当/CR=0时,移位寄存器异步清零。 (2)保持功能 当/CR=1、CP=0时。移位寄存器保持状态不变,Qi n+1=Qin(i=0~7)。 (3)送数功能 当/CR=1时,CP上升沿将加在Ds=Dsa*Dsb端的二进制数码依次送入移位寄存器中。状态方程为 Q0n+1=Qsa*Qsb Q1n+1=Q0n Q2n+1=Q1n Q3n+1=Q2n Q4n+1=Q3n CP 上升沿时刻有效 (5.3.7) Q5n+1=Q4n Q6n+1=Q5n Q7n+1=Q6n 1.7 74HC145 74HC145是一个BCD—十进制译码器/驱动器(OC),用于驱动灯、继电器或MOS电路;能吸收

文档评论(0)

xy88118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档