实验十四集成触发器与其应用.docVIP

  • 33
  • 0
  • 约3.26千字
  • 约 6页
  • 2018-06-19 发布于江苏
  • 举报
实验十四集成触发器与其应用

实验十四 集成触发器及其应用 一、实验目的 1.掌握基本RS、JK、D和T触发器的逻辑功能。 2.掌握集成触发器的使用方法和逻辑功能的测试方法。 3.熟悉触发器之间的相互转换方法。 二、实验原理 触发器是构成时序逻辑电路的基本逻辑单元。它有“0”和“1”两个稳定状态,只有在触发信号的作用下,才能从原来的稳定状态翻转为新的稳定状态。因此。触发器是一种具有记忆功能的电路,可作为二进制存储单元使用。触发器种类很多,按其功能可分为基本RS触发器、JK触发器和D触发器等,按电路的触发方式又可分为电平触发器和边沿触发器等。 基本RS触发器是各种触发器中最基本的组成部分,它能储存一位二进制信息,但有一定约束条件。如图14.1所示,用与非门组成的基本RS触发器的R、S不能同时为“0”,否则当R、S端的“0”电平同时撤消后,触发器的状态不定。因此R = S = 0的情况不允许出现。 边沿触发型JK触发器和D触发器抗干扰性能好,应用广泛。图14.2所示为JK触发器和D触发器的逻辑符号。图中RD是直接置“0”端,SD是直接置“1”端,当RD或SD 加“0”信号时,触发器状态不受时钟脉冲CP及控制输入端状态的影响。 在RD = SD =1时,触发器输出的状态取决于输入的状态,但触发器翻转的时间受时钟脉冲CP的控制。若CP端有小圆圈,则表示该触发器在CP脉冲的下降沿翻转,若CP端没有小圆圈

文档评论(0)

1亿VIP精品文档

相关文档