常用逻辑门电路研究(一)305.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
逻辑电平 高电平VH:大于给定电平值的电压范围  输入高电平VIH  输出高电平VOH 低电平VL:小于给定电平值的电压范围  输入低电平VIL  输出低电平VOL 五、思考题 1、为什么异或门可用作非门,如何使用? 为什么异或门是可控反相器? 2、为什么CMOS集成门电路多余输入端 不能悬空? 下次实验预习 * * 常用数字逻辑门电路的研究 实验一 1.熟悉数字电路实验系统及双踪示波器    的正确使用方法; 2.熟悉CMOS常用门电路的逻辑符号    及逻辑功能; 3.测量逻辑门电路的时延参数及逻辑 功能; 4.了解三态门和集电极开路门的功能; 5.了解“总线”结构的工作原理, 掌握用三态门和集电极开路门构成 总线的特点和方法。    一、实验目的? 二、实验原理   逻辑门电路:用以实现基本和常用逻辑运算的电子电路。简称门电路。 基本和常用门电路有与门、或门、非门(反相器)、与非门、或非门、与或非门和异或门等。 逻辑0和1:电子电路中用高、低电平来表示。 正逻辑:用高电平表示逻辑1,用低电平表示逻辑0 负逻辑:用低电平表示逻辑1,用高电平表示逻辑0 (正负逻辑之间存在着简单的对偶关系,例如正逻辑与门等同于负逻辑或门等) 今后除非特别说明,一律采用正逻辑。 获得高、低电平的基本方法:利用半导体开关元件的导通、截止(即开、关)两种工作状态。   逻辑“0”和逻辑“1”对应的电压范围,因此在数字电路中,对电子元件、器件参数精度的要求及其电源的稳定度的要求比模拟电路要低。 V0电平 上限最小值 下限最大值 V0H(min) V0L(min) 1 1 0 0 t 正逻辑 负逻辑 0 国外 国标 异或门 与非门 或门 与门 非门 标准 2、几种常用逻辑门的逻辑符号比较示例 2. CMOS常用门电路 CD4001 引脚图 F=A+B 四2 输入或非门 CD4011 引脚图 四2 输入与非门 CD4069 引脚图 F= A 六反相器 CD4070 引脚图 F= A⊕B=AB+AB 四异或门 三、实验内容 ?  对CD4070的逻辑功能进行测试 (1)用逻辑箱观测4070的逻辑功能并完成下表 1 1 0 1 1 0 0 0 引脚 ( ) 引脚 ( ) 引脚( ) 输 出 输 入 指示灯 逻辑开关 CD4070(四异或门) =1 =1 =1 =1 (2)CD4070处于工作状态,并且使4070的1脚接高电平,2脚接频率为2kHz的TTL信号。请用双踪示波器观察4070的2脚和3脚信号。画出这两个波形,标出信号周期,幅度和两信号相位关系。 t v v t 3、利用六反相器CD4069测量逻辑门电路的时延参数。 时延参数包括:上升时间、下降时间、传播延迟等。 传播延迟是指从输入信号变化到产生输出信号变化所需要的时间。为了消除上升和下降时间的影响,通常取输入输出转换的中点来确定传输延迟。 将CD4069中的六个非门依次串联连接,在输入端输入250KHz的TTL信号,用双踪示波器观测输入、输出的传输延迟时间tpd的值。 VIN VOUT tpHL tpLH 非门传播延迟示意图 输入       输出      测量逻辑门电路的时延参数 CD4069(六反相器)引脚图 1 1 1 1 1 1 若出现故障,检测时因遵循以下步骤: 1、检查电源及各使能端。 2、检查各集成块输入输出是否正常。 (一级一级检查到集成块引脚,注意 不要造成引脚短路。) 四、注意事项 实验三 移位寄存器的研究 1、移位寄存器基本功能。 2、利用移位寄存器及其他器件构成 串/并转换电路的原理及测试方案。 3、利用移位寄存器构成简单的环形 计数器的原理及测试方案。

文档评论(0)

189****6140 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档