第8章_系统优化与时序分析.ppt

  1. 1、本文档共51页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第8章_系统优化与时序分析

EDA技术实用教程 第8章 系统优化和时序分析 8.1 资 源 优 化 8.1 资 源 优 化 8.1 资 源 优 化 8.1 资 源 优 化 8.1 资 源 优 化 8.1 资 源 优 化 8.1 资 源 优 化 8.1 资 源 优 化 8.1 资 源 优 化 8.1 资 源 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.2 速 度 优 化 8.3 优化设置与时序分析 8.3 优化设置与时序分析 8.3 优化设置与时序分析 8.3 优化设置与时序分析 8.3 优化设置与时序分析 8.3 优化设置与时序分析 8.3 优化设置与时序分析 习  题 习  题 习  题 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 8-2 试通过优化逻辑的方式对图8-20所示的结构进行改进,给出VHDL代码和结构图。 8-3 已知4阶直接型FIR滤波器的数学表达式如下: y( n)=x(n)h(0)+x(n-1)+x(n-2)h(2)+x(n-3)h(3) x(n)与 x(n-m),m=0,1,2,3是延迟关系,m表示延迟的clk 数。x(n-m)与h(m)的位宽均为8位,y(n )为10位,其中h(m)在模块例化后为常数。该模块的输入为x(n) 、clk ,输出为y (n),试实现该逻辑。 8-4 对习题8-3中的FIR滤波器在速度上进行优化(在h(m)固定的情况下),试采用流水线技术。 8-5 利用FLEX的LUT结构,构建资源占用较小的常数乘法器,改进习题8-3和习题8-4的设计,减少模块的资源使用。 8-6 若对速度要求不高,但目标芯片的容量较小,试把习题8-3中的FIR滤波器用串行化的方式实现。 8-7 设计一个连续乘法器,输入为a0、a1、a2、a3,位宽各为8位,输出rout为32位,完成rout=a0*a1*a2*a3。试实现之。 8-8 对习题8-7进行优化,判断以下实现方法中哪种方法更好? (1)rout=((a0 * a1) * a2) * a3 (2)rout=(a0 * a1) * (a2 * a3) 8-9 为提高速度,对习题8-8中的前一种方法加上流水线技术进行实现。 8-10 试对以上的习题解答通过设置Quartus II相关选项的方式,提高速度,减小面积。 8-1 采用流水线技术设计高速数字相关器 (1)实验目的: (2)实验原理: (3)实验任务1: 8-1 采用流水线技术设计高速数字相关器 (4)实验任务2: (5)实验任务3: (6)实验任务4: (7)思考题: (8)实验报告: 8-2 线性反馈移位寄存器设计 (1)实验目的: (2)实验原理: (3)实验任务: 8-2 线性反馈移位寄存器设计 (4)思考题1: (5)思考题2: (6)实验报告: 8-3 循环冗余校验(CRC)模块设计 (1)实验目的: (2)实验原理: 8-3 循环冗余校验(CRC)模块设计 (1)实验目的: (2)实验原理: 接下页 8-3 循环冗余校验(CRC)模块设计 (1)实验目的: (2)实验原理: 接上页 接下页 8-3 循环冗余校验(CRC)模块设计 (1)实验目的: (2)实验原理: 接上页 8-3 循环冗余校验(CRC)模块设计 (3)实验任务1: (4)实验任务2: (5)思考题1: (6)思考题2: (7)思考题3: (8)实验报告: 8-4 设计3级流水线16位加法器 实验任务: 根据8.2.1介绍的方法,设计具有3级流水线的16位加法器。在Quartus II上仿真验证,并通过Quartus II的相关编译报告比较无流水线(可以加一级锁存器以利比较)和有3级流水线的16位加法器的数据处理速度及资源占用情况。 8-5 基于DES数据加密标准的加解密系统设计 (1)实验原理: (2)实验任务: 8-6 SPWM脉宽调制控制系统设计 (1)实验原理: 8-6 SPWM脉宽调制控制系统设计 (1)实验原理: 8-6 SPWM脉宽调制控制系统设计 (2)实验内容1:演示示例:/KX_7C5EE+/EXPERIMENTs/EXP33_PW

文档评论(0)

3471161553 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档