- 1、本文档共32页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子习题讨论课 数字电路主要内容 例1 组合逻辑电路设计 例1解答 例2 组合逻辑电路设计 例2解答 例2解答 例3 用D触发器组成移位寄存器,分析其输出 端状态,各输出端初态为0。 例3 解答 例3 思考题 例4 用D触发器组成计数器,画波形图,各输出端初态为0。 例4思考题:如何用反馈清0法,将其变为5进制计数器? 例5 用J-K触发器构成计数器,输出端初态为0。 例5 解答 例5 解答 例6 用J-K触发器构成移位寄存器 例6解答 例7 用主从型J-K触发器构成计数器 例7解答 例7解答 例8 用J-K触发器构成计数器 例8 解答 例8 解答 例9 用74LS290构成任意进制计数器 (8421-BCD码) 例10 用74LS290构成任意进制计数器(BCD码) 例11 用74LS290构成任意进制计数器(BCD码) 例12 用74LS920构成任意进制计数器 (8421-BCD码) 例13 例14 判断下列计数器是多少进制? 例15 判断输出信号uo的频率是多少? 小测验:写出Y的表达式,并化简 * 此课件系清华大学电机系唐庆玉于1997年制作,如发现有人剽窃必究法律责任! 千岛湖风光 千岛湖画面属唐庆玉个人创作,青山緑水蓝天白云,剽窃必究 数字电路 组合逻辑电路 时序逻辑电路 分析:已知逻辑电路,分析其逻辑功能(包括画波形图) 设计:给定逻辑功能,设计最简逻辑电路 触发器 电路 D触发器 J-K触发器 门控D锁存器 CP上升沿触发 CP下升沿触发 主从型 CP上升沿触发 CP下升沿触发 寄存器 计数器 并行寄存器 串行寄存器 异步计数器 同步计数器 进制 码类型 A、B、C、D四评委对研究生面试,A评委必须同意且B、C、D三评委中至少有二人同意,研究生方可通过,否则不通过。设计这个表决电路,用与非门实现。 设:同意=1,不同意=0 通过=1,不通过=0 必须先设定输入、输出逻辑变量的值! AB CD 00 01 11 10 00 01 11 10 设:同意=1,不同意=0 通过=1,不通过=0 A B C D Y 0 ? ? ? 0 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 答案:Y=ABC+ABD+ACD =ABC ABD ACD A:40%股票,B:30%股票, C:20%股票, D:10%股票。 表决:50%通过, 50%否决, =50%平局 定义输出变量:通过X,否决Y,平局Z A:40%股票 B:30%股票 C:20%股票 D:10%股票 50%通过X 50%否决Y =50%平局Z 同意=1 反对=0 ABCD 总百分比% X Y Z 0 0 0 0 0 0 1 0 0 0 0 1 10 0 1 0 0 0 1 0 20 0 1 0 0 0 1 1 30 0 1 0 0 1 0 0 30 0 1 0 0 1 0 1 40 0 1 0 0 1 1 0 50 0 0 1 0 1 1 1 60 1 0 0 1 0 0 0 40 0 1 0 1 0 0 1 50 0 0 1 ABCD 总百分比% X Y Z 1 0 1 0 60 1 0 0 1 0 1 1 70 1 0 0 1 1 0 0 70 1 0 0 1 1 0 1 80 1 0 0 1 1 1 0 90 1 0 0 1 1 1 1 100 1 0 0 X输出 0 0 0 0 0 0 1 0 1 1 1 1 0 0 1 1 00 01 11 10 00 01 11 10 AB CD X=AB+AC+BCD Y输出 1 1 1 1 1 1 0 0 0 0 0 0 1 0 0 0 00 01
文档评论(0)