EDA课程的设计的报告 交通灯控制器.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程的设计的报告 交通灯控制器

郑州航空工业管理学院 电子通信工程系 EDA技术及应用课程设计报告 题目: 交通灯控制器   姓  名: 学  号: 同组成员: 指导老师: 年 月 日 目 录 一、设计任务书 二、硬件系统设计 1、电路原理图 1.1 CPLD核心电路 1.2 数码管显示电路 1.3电源电路 1.4 LED指示灯电路 2、管脚分配 3、设计方案 三、Verilog HDL 代码设计 四、系统调试 1、逻辑功能模块RTL级描述 2、仿真图 五、总结 1、对本次课程设计的总结 六、参考文献 一、设计任务书 设计要求 (1)主干道通行(绿灯):支干道有车24秒;支路红灯,数码管实时显示倒计时的秒,秒计时的频率为1Hz 。 (2)主干道缓冲(黄灯):6秒,(不显示计数),秒计时的频率为1Hz 。 (3)支路通行(绿灯):20秒,主干道红灯,数码管实时显示倒计时的秒,秒计时的频率为1Hz 。 (4)支路缓冲(黄灯):6秒,不显示,秒计时的频率为1Hz 。 数码管采用动态显示。 其他要求: (1)晶振为12 MHz (2)采用CPLD 器件,为ALTERA 的EPM7064SL-44 (3)采用数码管显示 二、硬件系统设计 1、电路原理图: 1.1 CPLD核心电路 1.2 数码管显示电路 1.3电源电路 1.4 LED指示灯电路 2、管脚分配 管脚分配:CPLD型号: FAMILY:MAX7000AE DEVICE:EPM7064AELC44-10 sys_clk : pin 43 // 12Mhz 4个LED灯: led0 ~ led3 : pin 14 16 17 18 8个数码管:8个位线:com0~com3(dig0~dig3)pin 34, 33,31, 29, com4~com7 (dig4~dig7):pin 28 , 27,26 , 25 8个数据线:seg0~seg 3: pin 36, 37 ,39, 40 seg4~seg 7: pin 41, 4 , 5, 6 4个按键:sw0~sw3: pin 19, 20, 21, 24 三、Verilog HDL 代码设计 module ds(clk,led,dig,seg); //输入 input clk; //输出 output[3:0] dig; output[7:0] seg; output[4:0] led; //定义变量 reg[24:0] count; reg[15:0] miao; reg[4:0] leden; reg[7:0] seg_r; reg[3:0] dig_r; reg[3:0] disp_dat; reg sec; reg num; reg[1:0] flag;reg[1:0]f2; //计数变量 assign dig=dig_r; assign seg=seg_r; assign led=leden; //秒产生信号 always@(posedge clk) begin count=count+1b1; if(count==25 begin count=25b0; sec=~sec; end end //数码管动态扫描 always@(posedge clk) begin case(count[16:15]) 0:disp_dat=miao[3:0]; 1:disp_dat=miao[7:4]; 2:disp_dat=miao[11:8]; 3:disp_dat=miao[15:12]; endcase case(count[16:15]) //选择数码管显示位 0:dig_r=4b1110; 1:dig_r=4b1101; 2:dig_r=4b1011; 3:dig_r=4b0111; endcase end always@(posedge clk) begin case(disp_dat) 4h0:seg_r=8hc0; 4h1:seg_r=8hf9; 4h2:seg_r=8ha4; 4h3:seg_r=8hb0; 4h4:seg_r=8h99

文档评论(0)

fangsheke66 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档