数电课程设计数字钟设计与制作.docVIP

数电课程设计数字钟设计与制作.doc

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课程设计数字钟设计与制作

题目名称:数字钟的设计与制作 姓 名: 班 级: 电气N101 学 号: 日 期: 2013/1/1 电子技术与数字逻辑课程设计任务书 一.设计分组: 两人一组 二.时间安排: 1周,进度要求如下 序号 设计内容 所用时间 1 布置任务及调研,原理图设计(仿真选做) 2天(30%) 2 方案确定,制作与调试 2天(50%) 3 撰写设计报告书,答辩 1天(20%) 合 计 5天 三.设计要求 对本次课程设计题目-----数字钟的设计与制作 (一)设计指标: 1.显示时、分、秒。.采用24小时制。 2.具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时钟源可以手动输入或借用电路中的时钟。 3.为了保证计时准确、稳定,由晶体振荡器提供标准时间的基准信号。 (二)具体要求: 1.画出总体设计框图,以说明数字钟由哪些相对独立的功能模块组成,标出各个模块之间互相联系,时钟信号传输路径、方向和频率变化。并以文字对原理作辅助说明。 2.设计各个功能模块的电路图,加上原理说明。 3.选择合适的元器件,设计、选择合适的输入信号和输出方式,在确保电路正确性同时,输入信号和输出方式要便于电路的测试和故障排除。在线路板上接线验证、调试各个功能模块的电路。 4.在验证各个功能模块基础上,对整个电路的元器件和布线,进行合理布局,进行整个数字钟电路的接线调试。 (三)制作要求: 自行装配、接线和调试,并能检查和发现问题,根据原理、现象和测量的数据分析问题所在,加以解决。学生要解决的问题包括元器件和电路板故障引起的问题。 (四)实验仪器、工具: 1. 共阴八段数码管/计数器/译码驱动集成电路。 2. 导线/电阻/电容/石英晶体等 四.设计流程: 1.布置任务及查资料。 2.初步确定设计方案并进行必要计算,画出总体设计框图。 3.标出各个模块之间互相联系,时钟信号传输路径等,画出总体原理图,芯片连接总图。 数字系统的制作与调试后,功能验证。 编写设计说明书,答辩。 五.设计论文要求: 格式要求:(见附录) (二)内容要求: ① 说明设计题目。 ② 设计指标要求。 ③ 画出设计的原理框图,并要求说明该框图的工作过程及每个模块的功能。 ④ 画出各功能模块的电路图,加上原理说明(如10进制到6进制转换的原理,个位到十位的进位信号选择和变换等)。 ⑤画出总布局接线图(集成块按实际布局位置画,关键的连接单独应画出,计数器到译码器的数据线、译码器到数码管的数据线可以简化画法,但集成块的引脚须按实际位置画,并注明名称。) ⑥描述设计制作的数字钟及其运行结果。 ⑦总结:设计过程中遇到的问题及解决办法;课程设计中的心得体会;对课程设计内容、方式、要求等各方面的建议。 ⑧元器件清单。 摘要 本次课程设计的主题是数字电子钟。干电路系统由秒信号发生器、“时、分、秒”计数器、显示器、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,这里用多谐振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态送到七段显示译码器译码,通过七位LED七段显示器显示出来。整点报时电路时根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。 目录 综述………………………………………………………………………1 1、方案设计与选择……………………………………………………1 2、原理设计和功能描述………………………………………………2 2.1数字计时器的设计思想……………………………………………2 2.2数字电子钟总体框架图……………………………………………2 2.3单元电路的设计……………………………………………………3 2.3.1振荡器电路………………………………………………………3 2.3.2时间计数器电路…………………………………………………3 2.3.3数码管……………………………………………………………4 2.3.4校时控制电路……………………………………………………4 2.3.5数字电子钟原理效果图………

文档评论(0)

bokegood + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档