数字电路第4篇2013.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
X=0: 实现加法运算 B3 B2 B1 B0 0 =CO4 X=1: 实现减法运算 控制端X: (B3)′ (B2)′ (B1)′ (B0)′ 1 =(CO4)′ X = 0: 实现加法运算 X = 1: 实现减法运算 控制端X: S3~ S2~ S0~ 0 S1~ 和为S~不变 C~ 四位二进制加法器CT74LS283构成可控的加法、减法器。 输入 A(a3a2a1a0) B (b3b2b1b0):输出(A B)= 1 二、数值比较器 1、功能:能对两个相同位数的二进制数进行比较并判定 其大小关系的器件。 ⑴ 逻辑符号: A:四位二进制数A输入(3为高位) AB、AB、A=B:输出,高有效 a b、a b、a = b:控制输入端, 高有效 ⑵ 逻辑功能: (自己完成比较器功能表) B:四位二进制数B输入(3为高位) A(a3a2a1a0) B (b3b2b1b0): (A B)= 1 A(a3a2a1a0)= B (b3b2b1b0): 由控制输入决定 74LS85 2、比较器的应用 例16:八位二进制数比较器 例17:用比较器构成用8421BCD码表示的一位十进制数四舍五入电路。 解: A3~A0:8421BCD码 解:位扩展,用两片4位比较器 低位的输出与高位的控制输入连接 B3~B0:0100(十进制数4) A > B输出端用于判别 第五节 奇偶检验电路 2、奇偶检验 1、奇偶检验码 一、奇偶检验 信息位 :由若干位二进制代码构成 奇偶检验位 :一位代码构成 奇检验 :奇偶检验位的取值使得整个码组中1的个数为奇数 偶检验 :奇偶检验位的取值使得整个码组中1的个数为偶数 FOD奇检验位 FE偶检验位 信息位+检验位 取值0、1 利用奇偶检验码检测信息 传输错误的方法 发送信息码(N位) 接收信息码(N位)+ 检验位(1位) 检验位(1位) 检验结果 二、奇偶位产生和检验电路 异或门的功能:奇数个1的连续异或运算其结果为1; 偶数个1的连续异或运算其结果为0。 FE=B3 B2 B1 B0 S=B3 B2 B1 B0 FE 发送端偶检验位表达式: 接收端偶检验位表达式: S = 0,传输无误;S = 1传输有误 第六节 模块化设计概述 选择合适的集成电路 1、根据系统的逻辑功能要求画出系统结构框图,且按功能将其划分成若干个子方框 设计步骤: 设计原则: 提高电路可靠性。 降低成本 减少电路所需的模块总数 3、根据实际情况,有时需按传统设计方法设计出相关的接口电路和外围辅助电路 2、根据各子功能框的要求,选用合适的MSI或LSI 例18:设计一个将8421BCD码转换成余3BCD码的码组转换器。 2、采用与逻辑电路输出端等同数量的数据选择器且附加门(本题需用四个选择器) 3、采用译码器附加相应数量门(本题需一块4线-16线译码器和四个门) 5、采用ROM和可编程逻辑器件(后续章节学习)。 经比较,采用第④种方法最经济合理 1、利用经典的传统设计法,用SSI实现(见例6) 4、采用一块四位二进制加法器(见例14) 第七节 组合电路中的竞争与冒险 一、竞争与冒险 竞争: 在组合电路中,信号经由不同的途径达到某一会合点的时间有先有后 当A、B两个信号同时 发生变化时A:1→0 B:0→1 冒险: 由于竞争而引起电路输出发生瞬间错误现象。表现为输出端出现了原设计中没有的窄脉冲,常称其为毛刺。 逻辑冒险:在一个输入变量发生变化的条件下,电路在过渡过程中产生的冒险。 功能冒险:在两个或多个输入变量发生变化的条件下,由于它们的变化的“时差”现象,电路在过渡过程中产生的冒险。 二、竞争与冒险的判断方法 代数法: 卡诺图法: 如果函数卡诺图上为简化作的圈相切,且相切处又无其他圈包含,则可能有竞争冒险。 如图所示电路的卡诺图两圈相切,故有险象。 在一个输入变量变化的条件下,在其它输入变量的某种取值下使函数转换为 ,电路存在竞争冒险。 针对逻辑冒险 三、竞争与冒险现象的消除 1、 利用冗余项 如图所示卡诺图,只要在两圈相切处增加一个圈(冗余),就能消除冒险。由此得函数表达式为: 2、吸收法 由于竞争-冒险而产生的尖峰脉冲一般很窄(几十纳秒以内)所以在输出端并接一个很小的滤波电容,就足以把尖峰脉冲的幅度削弱到门电路的阈值电压以下。如图所示。 优点:简单易行; 缺点:增加了输出电压波形的上升和下降时间,使波形变坏。在对波形要求较严格时,应再加整形电

文档评论(0)

189****6140 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档