- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP课设计报告
课程设计报告名称DSP原理与应用课程设计指导教师文江川王勇设计起止日期2011-12-24至 2011-1-3 学院信息与通信工程专业电子信息工程学生姓名班级/学号成绩指导老师签字摘要本实验的主要目的设计一个FIR滤波器,将混合后的两路正弦波进行滤波。输入的两路正弦信号频率分别为1KHZ和5KHZ,信号经过AD采集后进行叠加;利用MATLAB进行低通滤波程序的设计,以获得所需参数;将获得的参数带入到CCS中,由DSP FIR滤波器对叠加信号进行低通滤波处理,滤除高频信号。然后利用CCS对两路输入信号、叠加信号、输出信号分别进行时域和频域的观察。软件主要应用MATLAB以及CCS,外部设备主要用应用ICETEK–5100 实验箱。目 录课程设计目的…………………………………………………………………1课程设计所用设备……………………………………………………………1课程设计原理…………………………………………………………………1设计内容………………………………………………………………………3设计过程、实现过程、实现结果……………………………………………4低通滤波器的其他实现方法……………………………………………13思考题回答…………………………………………………………………14实验总结……………………………………………………………………15参考文献……………………………………………………………………16一、课程设计目的掌握VC5509DSP的控制和使用方法熟悉CCS的编程和调试技巧掌握数字FIR滤波器从设计到实现的方法及其应用熟悉数字滤波器的DSP实现原理熟悉A/D 转换过程和程序处理过程掌握VC5509片内AD的控制方法二、课程设计所用设备开发TMS320C55xx 应用系统一般需要以下几个调试工具来完成:计算机:软件集成开发环境(Code Composer Studio 2.21),完成系统的软件开发,进行软件和硬件仿真调试。它也是硬件调试的辅助手段。ICETEK–VC5509-AG-EDU 实验箱:包括实现硬件仿真调试时与硬件系统的通信、控制和读取硬件系统状态和数据的开发系统统(ICETEK 5100-USB)和提供软件运行和调试的平台和用户系统开发的参照的评估模块(ICETEK VC5509-A)。示波器:观察DSP输入输出信号的波形和频率。三、课程设计原理(一)A/D原理1.TMS320VC5509A模数转换模块特性带内置采样和保持的10 位模数转换模块ADC最小转换时间为500ns最大采样率为21.5kHz2个模拟输入通道(AIN0—AIN1)片上AD方框图见图1。图1 AD方框图2.模数转换工作过程模数转换模块接到启动转换信号后,按照设置开始进行相应通道的数据采样转换。经过一个采样时间的延迟后,将采样结果放入AD 数据寄存器中保存。转换结束,设置标志。等待下一个启动信号。3.模数转换的程序控制由于TMS320VC5509DSP 片内的A/D 转换精度是10 位的,转换结果(16 位)的最高位(第15 位)表示转换值是否有效(0 有效),第14-12 位表示转换的通道号,低10 位为转换数值,所以在保留时应注意取出结果的低10 位,再根据高4 位进行相应保存。4.寄存器AD转换控制寄存器(ADCCTL):发送转换通道号和启动命令,然后循环等待转换结果,最后将结果保存。AD转换数据寄存器(ADCDATA):只读寄存器,显示AD转换是否正在进行中以及通道号,存放采样数据。AD转换时钟分频寄存器(ADCCLKDIV):显示转换时钟的分频值和采样保持时间。AD转换时钟控制寄存器(ADCCLKCTL):存放CPU时钟分频数,并确定是否将ADC置于低功耗状态。特别要注意采样频率的计算和控制方法。关于TMS320VC5509A DSP 芯片内的A/D转换器的详细结构和控制方法,参见文档spru568.pdf。(二)FIR 滤波器设计原理及参数计算本设计要求设计低通滤波器,滤除输入的高频信号。有限冲激响应数字滤波器的基础理论参考相关书籍。在确定通带截止频率、阻带截止频率、通带衰减、阻带衰减和采样频率后,设计FIR滤波器。先根据上述指标计算截止频率,设计理想低通滤波器的单位脉冲响应,并根据指标要求选择合适的窗函数,计算窗函数的长度,对理想低通滤波器加窗,获得数字FIR滤波器单位脉冲响应的系数值,然后将单位脉冲响应系数值移位为因果序列,利用卷积关系y[n]=h[n]*x[n]实现对采集的输入信号进行滤波处理。四、设计内容1.设计要求本设计的输入是两路模拟正弦信号,其中一路的频率为100-1kHz;另一路的频率为5k-10kHz。信号经过AD采集后进行叠加,由DSP FIR滤波器对信号进行低通滤波处理,滤除5k-10kHz信号,并显示
文档评论(0)