- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子技术基础课件第五章
5.1 概述 5.2 时序逻辑电路的基本概念 逻辑关系方程: 5.1.2 时序逻辑电路的分类 时序电路的四种描述方法 2、状态转换表 4、时序图 5.2 时序逻辑电路的分析方法 5.2.2 同步时序逻辑电路的分析举例 4、列出其状态转换表,画出状态转换图和波形图。 电路状态图 画出波形图 5、确定逻辑功能 分析下图所示同步时序逻辑电路,试画出在CP时钟脉冲信号作用下,电路L1~L4的波形图,并确定电路逻辑功能。(设各触发器初态均为0) 3、求出电路状态方程 4、求输出方程 5、列出其状态转换表,画出状态转换图和波形图 画出状态图 6、电路自启动能力的确定 5.2.3 异步时序逻辑电路的分析举例 2、异步电路分析举例 分析如图所示异步时序逻辑电路,画出电路状态图和波形图。 (2) 求电路状态方程 (3)列电路状态转换真值表 (3)列电路状态转换真值表 (4) 画出状态图和波形图 3、集成二进制计数器 集成计数器74161( 4位二进制同步加计数器) 1、8421BCD码同步加法计数器74160 2、任意进制计数器 用集成计数器构成任意进制计数器小结 5.3.3 组成分频器 5.3.4 组成序列信号发生器 试用计数器74161和数据选择器设计一列发生器。 解:由于序列长度P = 8 ,故将74161构成模8计数器,并选用数据选择器74151产生所需序列。 2、计数器的分类 按脉冲输入方式,分为同步和异步计数器 按进位体制,分为二进制、十进制和任意进制计数器 按逻辑功能,分为加法、减法和可逆计数器 1、计数器的逻辑功能 计数器的基本功能是对输入时钟脉冲进行计数。它也可用于分频、定时、产生节拍脉冲和脉冲序列及进行数字运算等等。 5.3 计数器 1、异步二进制计数器---4位异步二进制加法计数器 ① 工作原理 5.3.1 二进制计数器 结论: 计数器的功能:不仅可以计数也可作为分频器。 如考虑每个触发器都有1tpd的延时,电路会出现什么问题? 异步计数脉冲的最小周期 Tmin=n tpd。(n为位数) Q0在每个CP都翻转一次 Q1仅在Q0=1后的下一个CP到来时翻转 FF0可采用T=1的T触发 器 FF1可采用T= Q0的T触发器 Q3仅在Q0=Q1=Q2=1后的下一个CP到来时翻转 FF2可采用T= Q0Q1的T触发器 Q2仅在Q0=Q1=1后的下一个CP到来时翻转 FF3可采用T= Q0Q1Q2的T触发器 4位二进制计数器状态表 0 0 0 0 0 16 1 1 1 1 1 15 0 0 1 1 1 14 0 1 0 1 1 13 0 0 0 1 1 12 0 1 1 0 1 11 0 0 1 0 1 10 0 1 0 0 1 9 0 0 0 0 1 8 0 1 1 1 0 7 0 0 1 1 0 6 0 1 0 1 0 5 0 0 0 1 0 4 0 1 1 0 0 3 0 0 1 0 0 2 0 1 0 0 0 1 0 0 0 0 0 0 Q0 Q1 Q2 Q3 进位输出 电路状态 计数顺序 2、二进制同步加计数器 4位二进制同步加计数器逻辑图 CR=0 保持不变 CR=1 计数 异步 异步 2-5-10进制加法 74LS290 无 异步 双时钟4位二进制加法 74LS293 异步 异步 无 单时钟十进制可逆 74LS190 同步 异步 (低电平) 十进制加法 74160 异步 异步 (高电平) 双时钟4位二进制可逆 74LS193 异步 无 单时钟4位二进制可逆 74LS191 同步 异步 (低电平) 4位二进制加法 74HCT161 同步 异步 (低电平) 4位二进制加法 74HC161 同步 异步 (低电平) 4位二进制加法 74161 同步 预置数 方 式 清零方式 计数模式 型号 CP脉冲 引入方式 几种常用的集成电路计数器。 RCO=ETEPQAQBQCQD 保 持 × A B C D D C B A × × L H × × × × × × × × L QA QBQCQD D C B A CP ET EP LD RD 输 出 预置数据输入 时钟 使能 预置 L L L L X X X X × L H H 保 持 × X X X X L × H H 计 数 X X X X H H H H 清零 异步清零 同步并行预置数据 保持原有状态不变 计数 QDQCQBQA=0 QDQCQBQA=DCBA QDQCQBQA= QDQCQBQA CP每来一个上升沿,计数器的值增1。 74161的功能 74161逻辑
您可能关注的文档
最近下载
- 电力电子技术阮新波习题答案.pdf VIP
- 2022年小学低段数学新课标解读心得体会(通用12篇).pdf VIP
- 2025贵州黔南州瓮安县招聘社区工作者50人考试参考试题附答案解析.docx VIP
- 统编版(2024新版)七年级上册道德与法治期末复习课件.pdf
- (完整版)动词单数第三人称练习题.pdf VIP
- 学术规范与论文写作(雨课堂)期末考试答案.docx VIP
- 《GBT27543-2011-手推升降平台搬运车》.pdf
- 办公室消防安全知识培训教育.pptx VIP
- 剪映短视频策划、拍摄、剪辑实战教程:短视频策划PPT教学课件.pptx VIP
- 河湖生态护岸工程技术导则.pdf VIP
原创力文档


文档评论(0)