第八章--可编程逻辑器件与VHDL语言(介绍).pptVIP

第八章--可编程逻辑器件与VHDL语言(介绍).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八章--可编程逻辑器件与VHDL语言(介绍)

第八章 可编程逻辑器件与VHDL语言 第一节 可编程逻辑器件概述 第二节 可编程逻辑器件 第三节 硬件描述语言VHDL的基本语法 第四节 基本的VHDL的并行语句和串行语句 第五节 基本硬件电路模块的VHDL模型 21 作 业 8-1 8-2 8-3 8-5 21 第一节 可编程逻辑器件概述 一、可编程逻辑器件的发展历史 20世纪70年代 70年代末 80年代初 80年代中期 PROM/PLA PAL GAL FPGA/EPLD 80年代末 90年代后 ISP(CPLD) SOC 二、可编程逻辑器件的分类 (一)按集成度分类 1. 低密度可编程逻辑器件LDPLD(Low Density PLD) 2. 高密度可编程逻辑器件HDPLD(High Density PLD) 21 (二) 按基本结构分类 1.PLD器件:基本结构为与-或阵列 2.FPGA器件:基本结构为门阵列 (三) 按编程工艺分类 1.熔丝(Fuse)或反熔丝(Anti-Fuse)编程工艺 的器件 2.UVEPROM编程工艺的器件 3.EEPROM编程工艺的器件 4.FLASH(闪速存储器)编程工艺的器件 5.SRAM编程工艺的器件 (四) 按照制造工艺:还可分为双极型和MOS型 (五) 其它分类方法:简单可编程SPLD和复杂可编 程CPLD 21 三、可编程逻辑器件中信号连接关系的表示和门 电路的惯用画法 连接方法 门电路的惯用画法 互补输出缓冲器 三态输出缓冲器 21 四、与-或阵列图:用多个与门和或门构成的一种阵列结构 简化形式 21 第二节 可编程逻辑器件 低密度可编程逻辑器件的结构示意图 一、PROM器件 二、可编程逻辑阵列PLA器件 五、高密度可编程逻辑器件(HDPLD) 三、可编程阵列逻辑PAL器件 四、通用阵列逻辑GAL器件 一、PROM器件 21 一、PROM器件 PROM器件的结构和使用方法在第七章中已 讲述,此处不再赘述。PROM的与阵列固定,与 阵列输出的乘积项全部是最小项,或阵列可编程。 用PROM实现组合逻辑函数时不用化简,直接应 用最小项表达式即可。 例8-1 用适当容量的PROM实现两位二进制数快速乘法器,要求画出与-或阵列图。 解:设被乘数为(A1A0)2,乘数为(B1B0)2,积为(D3D2D1D0)4。将A1A0B1B0按顺序作为PROM的地址,把积存放在相应的存储单元即可。 21 真值表 与或阵列图 21 第三节 硬件描述语言VHDL的基本语法 一、硬件描述语言概述 硬件描述语言(Hardware Description Language, HDL)是硬件设计者和电子设计自动化(Electronic Design Automation , EDA)工具之间的界面。设计者使用HDL 来描述自己的设计方案(或设计要求、设计意图),并把 这个描述告诉EDA工具,最后在EDA工具的帮助下进行详 细设计和验证。 EDA工具主要包括模拟(仿真)软件和综合软件。行 为描述文件和输入信号激励作为模拟(仿真)软件的输 入,待模拟(仿真)软件处理后,得到输出信号的波形图。 行为描述文件和约束条件文件作为综合软件的输入,待综 合软件处理后,得到网表和报告文件。 21 (一)成为IEEE标准的两种HDL 1. VHDL-Very High Speed Integrated Circuit HDL 2. Verilog-HDL (二)VHDL简介 VHDL主要应用有三个方面: 1.描述 2.模拟的模型 3.综合的模型 21 (三)VHDL语言的特点 1.象汉语、英语一样是一种高级语言,只不过在 语法、词汇方面要简单得多,专用于描述硬件。 2.可读性好。因为是高级语言,比逻辑符号图更 易理解。 3.VHDL语言本身生命周期长。因为与工艺无 关,不会因工艺的过时而使电路描述过时。 4.支持大规模设计的分解和已有设计的再利用。 5.VHDL已成为标准,得到众多EDA公司的支 持,可适用于多种工作平台。而其它输入方式 与特定环境有关,不能重复使用。 21 (四)学习VHDL语言应注意的几个问题 1.了解VHDL语言模拟器是如何模拟代码的过程有助于弄清一些 VHDL语句的语义,而对语义

文档评论(0)

cgtk187 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档