CANopen总线在地铁车辆中应用.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CANopen总线在地铁车辆中应用

CANopen总线在地铁车辆中应用   【摘要】分析了地铁车辆级网络结构,利用NI(美国国家仪器)硬件,自主开发CANopen应用层协议。测试效果表明总线通讯数据正常,未出现错误帧,误码率低,通讯质量好。   【关键词】地铁网络;CANopen;Labview   一、概述   为提高主机厂系统集成能力和对部件供应商的控制能力,自主研发国产网络控制系统。依托NI(美国国家仪器)公司强大的硬件实力,自主开发软件,搭建有自主知识产权的网络控制系统。   车辆级的网络采用CANopen以及HDLC485,分别负担不同的设备,这部分CANopen是在标准的CAN模块上进行的二次开发,适应范围相对更广范。网络拓扑结构见图1:   本系统CANopen总线结构示意图如图1所示:   二、CANopen总线概述   CAN(Controller Area Network)现场总线仅仅定义了第1层、第2层(见ISO11898标准);实际设计中,这两层完全由硬件实现,设计人员无需再为此开发相关软件(Software)或固件(Firmware)。CANopen是在CAN基础上开发的,使用了CAN通讯和服务协议子集,提供了分布式控制系统的一种实现方案。CANopen在保证网络节点互用性的同时允许节点的功能随意扩展。   CAN(Controller area network)最初是由德国BOSCH公司于1986年为解决现代汽车中众多测量控制部件之间的数据交换问题而开发的一种串行数据通信总线。现已成为国际标准ISO11898(高速应用)和ISO11519(低速应用),获得了非常广泛的应用,CAN总线在列车通信中也得到了应用。CAN作为数字式串行通信技术,在可靠性、实时性和灵活性方面具有独特的优势。   三、CANopen总线系统设计   (一)系统硬件设计   系统硬件选用NI(美国国家仪器)公司的CompactRIO系列产品,质量可靠,振动冲击和电磁兼容等参数均符合地铁车辆应用的标准要求,可靠性高。控制器选用CompactRIO9074,其带有8个扩展槽,用来扩展模块。扩展模块9853是专用的标准高速CAN模块(包括两路独立的CAN接口),在CAN的基础上自主开发CANopen系统。   NI CompactRIO是一款工业级嵌入式测控系统,集成了嵌入式实时(Real-time)控制器、可编程硬件逻辑(FPGA)和可重配置的I/O模块。由于采用嵌入式设计,整个系统具有低功耗的优点,而创新的集成FPGA更使系统具备高速并行的运算能力。NI CompactRIO系统设计精巧而坚固,支持热插拔的I/O模块内置了信号调理和数模转换电路,可直接与外部的传感器/驱动器互联。NI CompactRIO和Labview开发环境无缝连接是用户可以轻松的通过图形化开发环境访问底层硬件,快速建立嵌入式系统控制和数据采集应用,可大大缩短设计系统原型的时间,降低系统开发、生产的技术风险。实时控制器和FPGA具备以下功能特点:   1.实时控制器(Real-Time Control,RT)   (1)内置主频高达800M的微处理器和VxWorks实时操作系统;   (2)系统进程调度完全按照优先级进行,不会“死机”;   (3)系统确定性、可靠性高,循环周期抖动在微秒量级;   (4)可通过USB接口、SD存储模块或网络硬盘等方式扩展数据存储容量。   2.FPGA   (1)提供大容量的可编程逻辑阵列,40MHZ基准时钟,可满足复杂的高速并行处理要求;   (2)以25ns时间分辨率执行定时、触发和自定义控制循环,实现高确定、高可靠性的硬件决策;   (3)FPGA直接与IO模块互联,可进行高速的数据采集、计算和控制操作PID控制速率高达200KHZ。   (二)系统软件设计   系统软件使用Labview编程实现。LabVIEW(Laboratory Virtual Instrument Engineering Workbench)是一种用图标代替文本行创建应用程序的图形化编程语言。传统文本编程语言根据语句和指令的先后顺序决定程序执行顺序,而LabVIEW则采用数据流编程方式,程序框图中节点之间的数据流向决定了VI及函数的执行顺序。VI指虚拟仪器,是LabVIEW的程序模块。   LabVIEW提供很多外观与传统仪器(如示波器、万用表)类似的控件,可用来方便地创建用户界面。用户界面在LabVIEW中被称为前面板。前面板创建完毕后,便可使用图形化的函数添加源代码来控制前面板上的对象。在程序框图上添加图形化代码,即G代码或程序框图代码。因此又被称作程序框图代码。   软件设计又分为FPGA编程和RT编程。由于FPGA的运行

文档评论(0)

erterye + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档