- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPG时闹实验报告
西 南 科 技 大 学
电工学,电子技术学生实验报告
课程名称 FPGA技术课程设计
实验课题 定 时 闹 钟
班 级 电子0902
指导老师 龙 惠 民
评 分
实验小组
2012年4月25日
实验课题: 定时闹钟
实验时间:2012年4月16日—4月30日
实验小组成员:
设计要求
设计一个具有系统时间设置和带闹钟功能的24小时计时器中的应用。电子钟要求如下:
(1)计时功能:4位LED数字时钟对当前时间的小时和分钟进行显示,显示的最长时间为23小时59分。
(2)设置并显示新的闹钟时间:用户先按“set”键,再用数字键“0”~“9”输入时间,然后按“alarm”键确认。在正常计时显示状态下,用户直接按下“alarm”键,则已设置的闹钟时间显示在显示屏上。
(3)设置新的计时器时间:用户先按“set”键,再用数字键“0”-“9”输入新的时间,然后按“time”键确认。在输入过程中;输入的数字在显示屏上从右到左依次显示。例如,用户要设置新的时间 12:00,则按顺序输入“l”,“2”,“0”,“0”键,与之对应,显示屏上依次显示的信息为:“1”,“12”;“120”,“1200”。如果用户在输入任意几个数字后较长时间内,例如5秒,没有按任何键,则计时器恢复到正常的计时显示状态。
(4)闹钟功能:如果当前时间与设置的闹钟时间相同,则扬声器发出蜂鸣声;
二.设计流程
1.顶层设计
顶层设计结构
2.各模块原理
根据顶层设计结构,初步将定时闹钟分为分频器,计时模块,显示模块,闹钟模块。
(1).计时模块包括秒计时子模块(sec),分计时子模块(min),时计时模块(hour),以及主控子模块(control)。其工作原理:为妙计时子模块送1HZ脉冲,但秒计数达60时,秒计数器清零,秒进位信号为‘1’,并作为分计数器的时钟信号。每产生一个秒进位信号,分计数器加‘1’。同样,分计数达60时,计数器清零,并产生一个分进位信号,作为时的时钟信号,每产生一个分进位信号,时计数器加1,当计数器达24时,计数器清零。如图2
图2
程序代码:
module sec(clk,rst,sec_h,sec_l,co); //秒计数模块;
input clk,rst; //时钟信号clk,复位信号rst。
output reg[3:0]sec_h; //计数器的十位
output reg[3:0]sec_l; //计数器的个位
output reg co; //进位信号co
always @(posedge clk or posedge rst)
begin
if(rst)begin sec_h=0;sec_l=0;end
else if(clk)
begin if(sec_l==4d9)
begin sec_l=0;
if(sec_h==4d5)
sec_h=0;
else sec_h=sec_h+4d1;end
else sec_l=sec_l+4d1;end
end
always @(sec_h or sec_l)
begin
if(sec_h==4d0 sec_l==4d0)
co=1b1;
else co=1b0;
end
endmodule
功能仿真结果
时序仿真结果
module min(rst,sec_co,min_h,min_l,co);//分计时模块
input rst,sec_co; //时钟信号sec_co,复位信号rst
output reg[3:0]min_h; //计数器十位
output reg[3:0]min_l; //计数器个位
output reg co; //进位信号co
always @ (posedge rst or posedge sec_co)
if(rst) begin min_h=0;min_l=0;end
else if(sec_co)
begin if(min_l==4d9)
begin
min_l=4d0;
if(min_h==
文档评论(0)