基于FPA的四路抢答器.docVIP

  • 6
  • 0
  • 约8.32千字
  • 约 17页
  • 2018-06-23 发布于浙江
  • 举报
基于FPA的四路抢答器

北 华 航 天 工 业 学 院 《EDA技术综合设计》 课程设计报告 报告题目: 竞赛抢答器 作者所在系部: 电子工程系 作者所在专业: 电子信息工程 作者所在班级: B10212 作 者 姓 名 : 郭思华 指导教师姓名: 胡辉 完 成 时 间 : 2012-12-16 内 容 摘 要 EDA技术是现代电子信息工程领域的一门新技术,他是先进的计算机工作平台上开发出来的一套电子系统设计的软硬件工具,并设计先进的电子系统设计方法。 本文介绍了以FPGA为基础的四路抢答器的设计,此次设计是一个有4组抢答输入,并具有抢答计时控制,到时报警以及时间显示等功能的通用型抢答器。此次设计它以VHDL硬件描述为平台,结合动手实践完成。该抢答器分为五个模块:抢答模块、计时模块、选择模块,位循环模块和译码模块。利用QuartusⅡ工具软件完成率编译仿真验证。 关键词 EDA、可编程逻辑器件、计数器、显示器 目 录 一 概 述……………………………………………………………………

文档评论(0)

1亿VIP精品文档

相关文档