8路网线测试仪(本人大学课设).docVIP

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8路网线测试仪(本人大学课设)

电子技术课程设计 -----8路网线测试仪 学院:电子信息工程学院 专业班级:自动化061501 姓名:金辉 学号:200615040108 指导教师:李小松 2008年1月 8路网线测试仪 一、设计任务与要求 本次课程设计的任务是设计8路网线测试仪,具体的就是要求完成对网线的测试,对网线内的8根子线每一根都进行测试,判断网线是否完好。测试是依次进行的,即每一根子线都要按序测试。要求有光指示:如果子线通,则有指示灯亮,如果该线不通,则灯不亮。 二、总体框图 图1 脉冲发生器:用555接成的多谐振荡器,可以通过改变R和C的参数,就可以改变震荡的频率,由此获得所需要的脉冲信号。 计数器:用74LS160接成8进制计数器,完成计数功能。因为网线有8根子线,而且必须是顺序检测,所以必须有计数和顺序的要求。 74LS138译码器:完成译码功能,由计数器出来的二进制代码通过译码器译成对应的输出高、低电平。 74LS153选择器:完成数据选择功能,由计数器出来的二进制代码通过74LS153控制电路的数据输出,从输入的数据中选择要输出的的那一个。 光指示模块:由小灯泡组成。 三、选择器件 设计中用到的器件: 555定时器 74LS160计数器 74LS138译码器 74LS153数据选择器 74LS10与非门 小灯泡 电阻器 电容器 直流电源(VCC) 1、用555定时器接成的多谐振荡器,逻辑器件框图如下图所示: 图2 CB555内部电路结构图: 图3 图3是国产双极型定时器CB555的电路结构图。它由比较器C1和C2、SR锁存器和集电极开路的放电三极管TD三部分组成。 vI1是比较器C1的输入端(也称阈值端,用TH标注),v12是比较器的输入端(也称触发端,用TR’标注)。C1和C2的参考电压(电压比较的基准)VR1和 VR2由VCC经过三个5kΩ的电阻分压给出。在控制输入端VCO悬空时,VR1=VCC,VR2=VCC.如果VCO外界固定电压,则VR=VCO,VR2=VCO。 RD’是置零输入端。只要在RD’端加上低电平,输出端vO 便立即被置成低电平,不受其他输入端的影响。正常工作是必须使RD 高电平。图中数码1~8为器件引脚的编号。 由图1可知,当vI1VR1、v12 VR2时,比较器C1的输出vc1=0、比较器C2的输出vc2=1,SR锁存器被置0,TD 导通,同时vO 为低电平。 当vI1VR1 、v12 VR2 时,vc1=1、vc2=1,锁存器的状态保持不变,因而TD 和输出的状态也保持不变。 当vI1VR1 、 v12 VR2 时,vc1=1、vc2=0,故锁存器被置1,vO 高电平,同时TD 截止。 当vI1VR1、 v12 VR2 时,vc1=0、vc2=0,锁存器处于Q=Q’=1的状态,vO 处于高电平,同时TD 截止。 表1:CB555的功能表 输入 输出 RD’ vI1 v12 VO TD状态 0 1 1 1 1 x VCC VCC VCC VCC x VCC VCC VCC VCC 低 低 不变 高 高 导通 导通 不变 截止 截止 逻辑功能:用555接成的多谐振荡器,可以通过改变R和C的参数,就可以改变震荡的频率,由此获得所需要的脉冲信号。 2、由74LS160接成的8进制计数器,逻辑器件框图如下图所示: 图4 74LS160计数器的内部电路结构: 图5 图5是同步十进制加法计数器74LS160的逻辑图。它有同步预置数、异步置零、计数、保持的功能。 逻辑功能表如下: 表2 电路的状态转换表如下: 表3 3、74LS138译码器,逻辑器件框图如下所示: 图6 74LS138译码器的内部结构: 图7 图7是用与非门组成的3线—8线译码器74LS138,S1、S2`、S3`是三个附加的 控制端。当S1=1,S2

文档评论(0)

jgx3536 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档