- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
常用电子件管脚排列图
常用电子器件管脚排列图
附录1 逻辑符号对照示例
附录表1.1 逻辑非、逻辑极性符号对照示例(以反相器为例)
逻辑符号
逻辑功能
逻辑非
逻辑极性
附录表1.2 几种常用逻辑门的逻辑符号比较示例
标准
非门
与门
与非门
或门
或非门
异或门
国标
GB4728.12
---85(IEC
617—12)
美国一些公司的标准
附录表1.3 逻辑符号、框图、管脚排列比较示列(以74HC390为例)
项目
逻辑符号
框图
管脚排列
图形
功能
功能标注清晰,但烦琐。用于原理图中
简单易用,但功能有时提示不全。多用于原理电路图中
管脚位置确切,但功能可能提示不全。用于装配电路图、接线图
附录2 集成电路
集成电路命名方法
集成电路命名方法见附录表2.1
附录表2.1 国产半导体集成电路型号命名法(GB3430-82)
第零部分
第一部分
第二部分
第三部分
第四部分
用字母表示器件符合国家标准
用字母表示器件
的类型
用阿拉伯数字和用字母表示器件的系列品种代号
用字母表示器件的工作温度范围
用字母表示器件的封装形式
符号
意义
符号
意义
符号
意义
符号
意义
C
中国制造
T
H
E
C
F
D
W
J
B
M
μ
TTL
HTL
ECL
CMOS
线性放大器
音响、电视电路
稳压器
接口电路
非线性电路
存储器
微型电路
C
E
R
M
0 ~70
-48 ~75
-55 ~85
-55 ~125
W
B
F
D
P
J
K
T
陶瓷封装
塑料封装
全密封扁平
陶瓷直插
塑料直插
黑陶瓷扁平
金属菱形
金属圆形
2.集成电路介绍
集成电路IC是封在单个封装件中的一组互连电路。装在陶瓷衬底上的分立元件或电路有时还和单个集成电路连在一起,称为混合集成电路。把全部元件和电路成型在单片晶体硅材料上称单片集成电路。单片集成电路现在已成为最普及的集成电路形式,它可以封装成各种类型的固态器件,也可以封装成特殊的集成电路。
通用集成电路分为模拟(线性)和数字两大类。模拟电路根据输入的各种电平,在输出端产生各种相应的电平;而数字电路是开关器件,以规定的电平响应导通和截止。有时候集成电路标有LM (线性类型) 或DM(数字类型)符号。
附录图2.1双列直插式集成电路的引脚排列 集成电路都有二或三个电源接线端:用、、、、或来表示。这是一般应用所需要的。
附录图2.1双列直插式集成电路的引脚排列
双列直插式是集成电路最通用的封装形式。
其引脚标记有半圆形豁口、标志线、标志圆点
等,一般由半圆形豁口就可以确定各引脚的位置。
双列直插式的引脚排列图如附录图2.1所示。
3.使用TFL集成电路与CMOS集成电路的注意事项
(1) 使用TYL集成电路注意事项
TYL集成电路的电源电压不能高于。
使用时,不能将电源与地颠倒错接,否则将会因为过大电流而造成器件损坏。
②电路的各输入端不能直接与高于和低于的低内阻电源连接,因为低内阻电源能提供较大的电流,导致器件过热而烧坏。
③除三态和集电极开路的电路外,输出端不允许并联使用。如果将集电极开路的门电路输出端并联使用而使电路具有线与功能时,应在其输出端加一个预先计算好的上拉负载电阻到端。
④输出端不允许与电源或地短路。否则可能造成器件损坏。但可以通过电阻与地相连,提高输出电平。
⑤在电源接通时,不要移动或插入集成电路,因为电流的冲击可能会造成其永久性损坏。
⑥多余的输入端最好不要悬空。虽然悬空相当于高电平,并不影响与非门的逻辑功能,但悬空容易受干扰,有时会造成电路的误动作,在时序电路中表现更为明显。因此,多余输入端一般不采用悬空办法,而是根据需要处理。例如:与门、与非门的多余输入端可直接接到上;也可将不同的输入端通过一个公用电阻 (几千欧) 连到上;或将多余的输入端和使用端并联。不用的或门和或非门等器件的所有输入端接地,也可将它们的输出端连到不使用的与门输入端上。如附录图2.2所示。
附录图 2.2 TTL电路多余的处理
对触发器来说,不使用的输入端不能悬空,应根据逻辑功能接人电平。输入端连线应尽量短,这样可以缩短时序电路中时钟信号沿传输线的延迟时间。一般不允许将触发器的输出直接
驱动指示灯、电感负载、长线传输,需要时必须加缓冲门。
(2)使用CMOS电路的注意事项
CMOS集成电路由于输入电阻很高,因此极易接受静电电荷。为了防止产生静电击穿,生产CMOS时,在输入端都要加上标准保护电路,但这并不能保证绝对安全,因此使用CMOS集成电路时,必须采取以下预防措施。
原创力文档


文档评论(0)