大学电子电路基础 第十章.ppt

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
大学电子电路基础 第十章

第十章 组合逻辑模块及其应用 一.编码器的基本概念及工作原理 编码——将特定的逻辑信号编为一组二进制代码。 能够实现编码功能的逻辑部件称为编码器。 二进制编码器,指输入变量数(m)和输出变量数(n)成2n倍关系。 即m和n之间满足下列关系: 2n=m 二.二进制编码器 3位二进制编码器有8个输入端,3个输出端,所以常称为8线—3线编码器,其功能真值表见下表:(输入为高电平有效) 由真值表写出各输出的逻辑表达式为: 用门电路实现逻辑电路: 三.优先编码器——允许同时输入两个以上信号,并按优先级输出。 集成优先编码器举例——74148(8线-3线) 注意:该电路为反码输出。EI为使能输入端(低电平有效),EO为使能输出端(高电平有效) ,GS为优先编码工作标志(低电平有效)。 10.2 译码器 一.译码器的基本概念及工作原理 译码器——将输入代码转换成特定的输出信号 例:2线—4线译码器 写出各输出函数表达式: 画出逻辑电路图: 二、集成译码器 1.二进制译码器74138——3线—8线译码器 应用:实现组合逻辑电路 例 试用译码器和门电路实现逻辑函数: 10.5 加法器 一、加法器的基本概念及工作原理 1.半加器——只能将两个1位二进制数相加,不能将低位的进位信号纳入计算的加法器 如果想用与非门组成半加器,则将上式用代数法变换成与非形式: 由此画出用与非门组成的半加器。 2.全加器——能同时进行本位数和相邻低位的进位信号的加法运算。 由真值表直接写出逻辑表达式,再经代数法化简和转换得: 根据逻辑表达式画出全加器的逻辑电路图: * * 10.1 编码器 10.22 译码器 10.3 数据选择器 10.4 数值比较器 10.6 半导体存储器 10.5 加法器 10.1 编码器 解:将逻辑函数转换成最小项表达式, 再转换成与非—与非形式。 =m3+m5+m6+m7 = 用一片74138加一个与非门 就可实现该逻辑函数。 10.4 数值比较器 一、1位数值比较器 1、真值表 2、输出逻辑表达式 YAB=AB YAB=AB 3、逻辑图 YA=B=AB+AB 1 0 0 1 0 0 1 0 0 1 0 0 =YAB + YAB =AB+AB Y(A=B) ≥1 A B Y (AB) Y (A=B) Y (AB) 0 0 0 1 1 0 1 1 1 1 Y (AB) Y (AB) A B 二、多位数值比较器 常用多位数值比较器有74LS85,它能进行两个4位二进制数的比较。 电路结构不同,扩展端的用法就可能不同,使用时应加以注意。 不进行片接时,其扩展端应满足: I (AB) I (A=B) I (AB) =011 74LS85 Y (AB) Y (A=B) Y (AB) I (AB) I (A=B) I (AB) B3B2B1B0 A3A2A1A0 画出逻辑电路图。 由真值表直接写出表达式: 加法器是构成计算机中算术运算电路的基本单元。 列出半加器的真值表: ∑ A B S CO 逻辑符号

您可能关注的文档

文档评论(0)

xy88118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档