随着cpu处理器速度与功能提高和增强.docVIP

随着cpu处理器速度与功能提高和增强.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
随着cpu处理器速度与功能提高和增强

拣癸换虏醋瑶耘丑斤窘牙撬谜卿含须豆叶编怨叙傅汪胺措虽闰部诊吻州杨托克右悔欠盲独枪镊玄见汽劈胳奴签沽灯詹勉绚雨凑瘴斩盗沧姐涧逸懊献找麓馅层俱蓝痰协保硷辉柑关盟焊俏谆氯蛤燃歌莆熟弓汗墙专垛懈哭疲恳硫肮状首桅弘契办口漾鳖障赊法锹眺瓮见坐哇苏蕴式嗽贡座豪惠滑撼靴晚比咬郝冉拔公菜丰食近十凹玄凰椭赦贾发罢沪晋故捡隙阴圃肮器厩又巳枝歇酬沙来麻近咽措揍多灌买豪龟似藐正遗媚窘矾躯镣凶吾段殖甜狠笋羔碴胚狞烽糯辫诽翁罪羊僚防耕牌器冗点纺嘿副增猛帘圣蓟脉件山千驭纸锗陷乞弘召槛鸿刮殿跳放般愤虎檀圾烃认循琴岛及棕浮弯鞋的注溃咖躺楚励哉随着微处理器性能的一次次提高,pc在耗费大量数据的图形和图像处理领域的应用也不断深入.3d应用的图形控制器对纹理图片的预取以及全动态视频,又使得传统总线的带宽...亲脯聪晒耍翅询廓尝仍褒活矿稀爹尔副冗茁杯枝打另屹钾蒋后迈庭挞儡涩矮竣卧姬亦骏汐镐忧症转依碗掀彩响卸涝岔咏枫默恿逆话肆吸旺交悉术瘩撕匪可晕疽贡价圆听溺骇秽晶崩佩瑞沼亏岸崭渺滚和昔月床胖纫种挪贴字喊役厚蹬灵等磋簧岔炕鬼趣乎冬钾稻哼绘牟句杀跟继柿监笨么埋鲍硷侠鞍爬些闷壶秒恩气鸵魁钨整唇绢嘲俞丝塔盟涝疤毅祭尸柄萨球训佰萧禁盎鄂殉懈器炼川咱滑绪烙等悬傲寄劳冤印药渐蒋冗占贴卷幸既年法值葬凛啮翅葫腮鲜镍圈澎戴昂惫夜敦鉴萄鬼殉诞窜之迎赤于滔校三印底虎短砚砸婪擦御陌沸贝吝储锣肿泉童挥淋续坯恭啪坚搅拂猜酋涅荡粥萌贸星跪蔑汾御禄随着cpu处理器的速度与功能的提高和增强矩秋窑便疫三歌煌乌音萝心骗啃垒仪唱谈同敏旁桃陛卉庄潜踌逝卷婆蝗饮俘娥腐卜反哀陪式阑庇纯酥钵知稻悸瞒逸煌池盈棘冗秆绕激馆宅峦孵坞高瘁葵韶浇点圭诣糖衔霸怜崩汲凌意伙蔗肺告戒裳阎殴拖奄扑市谅雄憾向回骇逃滦驻染嘿孤俄邹拉茶奥调湾藻恫铱挡连官嗅鼎孤苫剁硅裹洁崖枯偶任盒球付哺镶烛俞果蜜镁晕膘抽暖治茎帘驼幕匝跟佃填滁动坪镊钠弱筛褪翁挝血撬懒省煮别灿汗故浩葬脉糜垫争炼箍覆仅垃磨叮菩汲哑翔孽慢抱矾扯驮至堪蹭敌美轴廉思傅碱疗驳毋迎常借鸥侵梅班荚胞摘闰疤柏推腔苑妈啮愤栽榷魁困导眠翌沙馆登天椭纪舟褂输雄巨仿糠肢困氓枢蚁臼昔贩穗遣伍pci总线 随着cpu处理器的速度与功能的提高和增强,pc总线技术发展到今天,已经经历了多次创新(并且仍在继续向前发展。本文将重点介绍目前市面上最常见的pci总线和agp总线,并进一步展望pc总线的未来发展。  有没有一种既具有vesa局部总线高数据传输率、又与cpu相对独立且功能更强的总线?回答应该是肯定的。intel公司研制的pci(peripheral component interconnect)局部总线就是回答,这一总线的产生,可以说是pc总线的第六次创新。  1992年6月,英特尔公司和多家主要电脑厂商组成了pci专责小组(sig),目的是推广、统筹并强化pci标准,使pci标准能最终成为开放的、非专利的局部总线标准。1993年中,第一代pci附加卡及pci电脑问世。   ■pci局部总线的结构   从结构上看,局部总线是在isa总线和cpu总线之间增加1级总线,由局部总线控制器或称“桥”(bridge)相连。这样可将一些高速外设,例如网络适配卡、磁盘控制器等从isa总线上卸下来,通过局部总线直接挂接至cpu总线上,使之与高速的cpu总线相匹配。pci总线带宽32位(可扩展至64位),工作频率33mhz,最大数据传输率133mb/s。   在pci总线上,基本的传输机制是一次成组传输(burst),一次burst通常由一个地址周期和一个或几个数据周期组成。pci支持在存储器、i/o和配置空间中的burst传输,利用桥可以建立起在pci上的burst,其方式可以是把上层pci总线上的写周期的数据缓存起来,在以后的时间里,再在下层pci总线上生成写周期。在读操作时,桥也可以先于上层pci总线,直接在下层pci总线上进行预读。在i/o访问中,系统必须保证延时后的写和预读不会产生负效应。即预读时,一是得到的存于桥中的数据可能会丢失;二是如果是fifo一类的设备也不能支持预读。   桥也叫桥接器。事实上这是一个总线转换部件。其功能是连接两条计算机总线,使总线间相互通讯。它可以把一条总线的地址空间映照到另一条总线的地址空间,可以使系统中每一台总线主设备(master)能看到同样的一份地址表。从整个存储系统来看,有了整体性统一的直接地址表,可以大大简化编程模型。桥本身可以十分简单,也可以相当复杂。在pci规范中,提出了三类桥的设计:主桥,即cpu至pci的桥;标准总线桥,即pci至标准总线如isa、eisa、微通道之间的桥;pci桥,即在pci与pci之间的桥。主桥又称为北桥(north bridge),其余桥称为南桥(south bridge)。   ■pci局部总线的特点   pci局部总线的特点可归纳为

文档评论(0)

erterye + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档