《数字系统VHDL设计》实验指导书_图文.doc

《数字系统VHDL设计》实验指导书_图文.doc

  1. 1、本文档共81页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[DOC]-《数字系统VHDL设计》实验指导书_图文.doc

《数字系统VHDL设计》实验指导书_图文?? ??《数字系统VHDL设计》实验指导书?? ??主编 张广忠 丁黎明??审核 蔡静之??校对 杨 艺?? ??北方民族大学电气信息工程学院??二○○八年九月?? ??目 录??第一章 EDA实验系统使用说明?????????????????.1??§1-1 GW48-CK教学实验系统原理与使用介绍????????????????1 §1-2实验电路结构图????????????????????????6 §1-3 GW48-CK系统结构图信号名与芯片引脚对照表?????????????.17??第二章 实验项目????????????????????????21??实验一 熟悉MAX+PLUSⅡ设计环境????????????????21 实验二 原理图输入设计8位加法器???????????????28??实验三 简单组合和时序电路VHDL设计????????????...36??实验四 含有控制信号的计数器VHDL设计???????????..37??实验五 数码显示电路的VHDL设计??????????????..38 实验六 状态机设计ADC0809采样控制电路???????????.40??附录:实验系统目标板上EPF10K10LC84管脚图??????????????43?? ?? ??第一章 EDA实验系统使用说明??第一节 GW48-CK教学实验系统原理与使用介绍??一、GW48-CK系统使用注意事项??1、闲置不用GW48-CK EDA系统时,关闭电源,拔下电源插头!??2、在实验中,当选中某种模式后,要按一下复位键,以使系统正式进入该模式工作。??3、换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它接插口都可带电插拔。??4、若进行DAC0832接口实验,需自行提供-/+12V电源,接入时,请特别注意极性 !??5、系统板上的空插座是为单片机AT89C2051准备的,除非进行单片机与FPGA/CPLD的接口实验和开发,平时在此座上不允许插有任何器件,以免与系统上的其它电路发生冲突。单片机与系统的连接情况可参阅以下的附图2-13。该单片机和相应的编程器需自备或另购。??6、对CPLD(如1032E/1048C、95108或7128S等)下载时。最好将系统的电路“模式”切换到“ b”,以便使工作电压尽可能接近5V。??7、 最好通过对PC机的CMOS的设置,将打印机口的输入输出模式改成“EPP”模式。?? ??二、系统工作原理??附图1-1为GW48-CK型??EDA实验开发系统的功能结??构模块图,附图1-2为其板??面结构图功能结构模块图。??图中所示的各主要功能模块??对应于附图1-1的器件位置??恰好处于目标芯片适配座??B2的下方,由一微控制器担??任。其各模块的功能分述如 下(这部分内容可选看或不GW48系统目标板插座引脚信号图 看): 附表1-1 在线编程坐各引脚与不同PLD公司器件编程下载接口说明 (1) BL1 ??需的各类基本信号发生模??块。其中包括最多至8通道的单次脉冲信号发生??器、高低电平信号发生器、BCD码或16进制码(8421码)信号发生器。所有这些信号的发生主要由BL6主控单元产生,并受控于系统板上的8个控制键。 (2) BL5:CPLD/FPGA输出信息显示模块,其中?? ??包括直通非译码显示、BCD七段译码显示、16进制全码七段译码显示、两组8位发光管显示、16进制输入信号显示指示、声响信号指示等。同样,所有这些显示形式及形式的变换皆由BL6转换和独立控制。??(3)在BL6的监控程序中安排了多达12种形式各异的信息矢量分布,即“电路重构软配置”。由此可见,虽然GW48系统从硬件结构上看,是一个完全固定下来的实验系统,但其功能结构??却等同于12套实验接??口迥异的实验系统(参见第二节)。??(4) BL3:此模块主要是由一目标芯片适配座以及上面的CPLD/FPGA 目标芯片和编程下载电路构成。??通过更换目标板,就能??对多种目标芯片进行??实验。 (5) BL6使GW48系统的应用结构灵活??多变,实际应用中,该??模块自动读取BL7的选择信息,以确定信息矢量分布。实验前,可根据实验类型,以及所需的CPLD/FPGA 目标芯片的I/O接口位置,从14张实验电路结构图(第二节)中找到相适应的实验系统功能结构,并将该图的编号键入BL7,系统即刻进入了所需要的接口和实验模式。??三、GW48-CK系统主板结构与使用方法??附图1-2为GW48-CK型EDA实验开发系统的主板结构图,该系统的实验电路结构是可控的。即可通过控制接口键SW9,使之改变连接方式以适应不同的实验需要。因而,从物理结构上看

文档评论(0)

zhangningclb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档