《微机原理及接口技术》课程课堂布置的习题答案(2012.12).doc

《微机原理及接口技术》课程课堂布置的习题答案(2012.12).doc

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
已布置的习题参考答案:第2章2.18 2.26,2.32,2.34,2.35, 2.36, 2.43,2.44,2.45, 2.46,2.48,2.49第5章5.2,5.3,5.4,5.6,5,9,5.10,5.11,5.14,5.16,5.17,5.21,5.23第6章6.10, 6.12, 6.15, 6.16, 6.17, 6.19,6.20第7章7.6,7.9, 7.10, 7.11(1)~(3),7.12第10章10.4和10.5习题参考答案:2-18 总结一下8086/8088到Cure 2 Duo处理器外部地址线、数据线条数、通用寄存器的位数以及所处的工作方式。各自的位长以及所能寻址的物理地址空间有多大?答:从8086到Cure 2 Duo的相关参数如下表所示表。2-26 已经从内存1FF00000开始存放12H, 34H, 56H, 78H, 90H, ABH, CDH, EFH, 11H, 22H, 33H, 44H, 55H, 66H, 77H, 88H,99H,00H,AAH,BBH,CCH,DDH,EEH,FFH,试说明从1FF00000H开始取一个双四字的值,从1FF00008H开始取双字的值,以及从1FF00010H开始取四字和一个字的值。解:按照数据低字节存放在低地址的原则,在Intel处理器中,为了保持兼容性,仍然定义一个字为16位(尽管字长已经是32位)从1FF00000H开始的双四字的值=8877665544332211EFCDAB9078563412H从1FF00008H开始的双字的值从1FF00010H开始的四字的值=FFEEDDCCBBAA0099H从1FF00010H开始的一个字的值=0099H2-32在非流水线方式下,如果80386的CLK2=60MHz,去访问70ns的内存,是否需要等待周期?访问32位的数据至少需要多少时间?如果Pentium的CLK=100MHz,存储器最多是多少ns(存储周期)才能使访问存储器而无需等待周期?如果内存条是50ns, 需要插入多少ns的等待周期?答:(1)在非流水线方式下,由80386的总线访问时序如图2.29可知,一次访存操作总线周期需要两个状态T1和T2,第个状态需要两个CLK2时钟周期,因此CLK2=60MHZ时需要1/60×4(us)=66.667ns,因此处理器对总线的操作速度比70ns的内存要快,因此在访问70ns的内存时需要插入1个等待周期(一个周期=一个状态占2个时钟周期),即以1/60*(4+2)=100ns的速度去访问70ns的存储器是可行的(访问速度不能超过存储器的速度)(2)非流水线方式下的Pentium处理器需要两个状态T1和T2,每个状态为一个时钟周期,因此100MHz的时钟对应的总线周期为1/100×2=0.02us=20ns,因此存储器速度最多为20ns才能在访存时无需等待周期。(3)对于Pentium来说,如果内存为50ns,则至少需要50-20=30ns的等待时,而一个状态周期为10ns,因此实际要等待的时间为30ns(3个周期或状态)。注意:如果内存为55ns,则理论上至少需要等待55-20=35ns,但每个状态或周期为10ns,因此实际需要等待周期为40ns(4个状态或时钟周期的时间)2-33与80386~Pentium处理器不同,Pentium II~Pentium 4以及Cure 2等具有36条地址线的处理器决定总线操作的关键引脚由哪些?存储器和I/O的体选择信号由什么决定?答:对于具有36条地址线的处理器,不再使用W/R等访问外部总线,而是采用请求信号REQ[4:0]编码确定总线操作的类型,其关系如表所示。操作类型对应外部信号00000延时反应-01000中断响应(第2个时钟) 01001特殊事务(第2个时钟)- 10000读I/O 10001写I/O 0X010读存储器XX011写存储器XX100读存储器代码XX11 0读存储器数据XX101写存储器 (回写)XX111写存储器 (写到底)存储体的选择信号~与地址线是复用的,是由地址总线在寻址阶段的第二个状态产生的,而不是单独引脚,时序如图所示。2-34 主频为2GHz的Cure 2系列处理器,如果总线频率BCLK=333MHz,则访问四个64位数据,最快需要多长时间(ns)?答:对于Cure 2处理器,决定访问存储器速度的是前端总线频率FSB,2GHz的Cure 2,其总线频率为BCLK=333MHz,可知其FSB=4×333=1332MHz(333MHZ实际是333.33MHz因此可算出FSB=1333MHz),1个64位数据的访问需要一次FSB总线周期,则4个64位的数据需要4/1333(us)≈3ns.2-35 对于

您可能关注的文档

文档评论(0)

189****6140 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档