第4章 max plusⅱ开发软件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 max plusⅱ开发软件

2.编译 单击MAX+plusⅡ→Compiler选项,即可打开编译器。另外,也可以单击File→Project→Save Compiler(保存文件同时编译)选项,系统将把当前设计的若干文件存盘后,自动弹出编译器窗口,单击【Start】按钮,编译器就开始对当前设计进行编译。 编译完成后,系统弹出错误和警告信息统计对话框,单击【确定】按钮。 3.编译过程 编译器是由一系列处理模块构成的,这些模块负责对设计项目的检错、逻辑综合和结构综合。即将设计项目与选择(没有选择,系统会指定一个)的可编程逻辑器件进行适配,同时产生多种用途的输出文件。编译器首先从工程设计文件的层次结构描述中提取信息,包括每个低层次文件中的错误信息,供设计者排除,然后将这些层次构建产生一个结构化的电路原理图文件,并把各层次中所有的文件结合成一个数据包,以便更有效地处理。 4.创建电路符号 单击菜单File→Creat Default Symbol选项,产生Count.sym文件(操作界面没有任何变化)代表现在所设计的电路,该文件可以作为独立的元件供其他设计调用。单击File→Edit Symbol选项,进入Symbol Edit窗口,可以看到所创建的电路符号。 5.创建电路包含文件 单击菜单File→Creat Default Include File选项,产生Count.inc文件,可以供其他VHDL程序编辑时使用。查看时,可单击菜单File→Open选项,在弹出的对话框中,选择Count.inc文件。 4.2.4 仿真 1.建立波形输入文件 单击File→New菜单,打开新建文件类型对话框,选择其中的Waveform Editor File选项,扩展名为scf,然后单击【OK】按钮。 2.加入管脚 单击标题栏的Node→Enter Nodes from SNF选项。 单击【List】按钮,可在Available Nodes Groups区中,看到在当前设计中所使用的输入、输出信号管脚名称。这些信号管脚蓝色高亮度显示,表示被选中。单击【=】按钮,可将这些信号选择到Selected Nodes Groups区,表示可对这些信号进行观测。单击【OK】按钮,MAX+plusⅡ就自动进入了编辑输入信号波形的状态。 单击File→Save选项,将此波形文件按默认名存盘。设计者接下来的任务就是按照对所设计电路的功能、特性的预期,构思一个特定的工作状态来测试系统的性能。因此,要先确定输入信号波形。 3.编辑前设置 单击标题栏的File→End Time…菜单,设定仿真时间。 在Time旁边的空白框中输入适当数值(本例中设置为1000ns,时间单位可以为 ns、us、ms和s)。然后单击【OK】按钮。 单击标题栏的Options→Snap to Grid(对齐网格)和Show Grid(显示网格)两选项,使两选项前面出项对勾,再单击Grid Size(网格大小)选项。 在Grid Size旁边的空白框中输入适当数值,这个时间值就是在测试该电路过程中每个逻辑电平(脉冲)持续的最小时间。 4.波形输入 1)复位信号的设置:单击信号resert,这时可见resert信号全段编辑区变成黑色,单击工具条中的按钮,将其从0ns到1000ns设置为“高电平”,表示复位信号无效。 2)时钟设置:单击Edit→Value→Clock选项,打开时钟参数设置窗口 。 其中:Period是时钟周期、Phese是时钟相位、Duty cycle是占空比,输入50,即选50%占空比,设置完成后,单击【OK】按钮。 单击Name区的时钟信号clk,选中clk后,单击工具条中的时钟信号赋值按钮。 设计者可在对话框内相应的输入区域输入适当的数字设置将用于仿真分析的时钟信号。本例将Starting Value设置为0,表示时钟的开始电平是低电平,单击【OK】按钮。 3)单击File→save菜单,以Count为文件名,以scf为扩展名,保存当前文件。 5.仿真分析 1)单击MAX+plusⅡ→Simulator选项,打开仿真分析器 。 可在Start time和End time两个设置框内,输入数字选择分析的起、止时间。当选择了Check Outputs选项时,可进行两次仿真分析的结果对比。单击【Start】按钮,系统开始分析,进程在窗口下面的进程显示器中以红色进程条显示。 完成仿真分析后,单击【Open SCF】按钮,打开波形文件。 按照设计要求,分析输入与输出波形的对应关系,

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档