- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DRAM内存原理内存基础不管你信不信RDRAMRambusDDR
DRAM内存原理内存基础不管你信不信,RDRAM (Rambus)、DDR SDRAM甚至是EDO RAM它们在本质上讲是一样的。RDRAM、DDR RAM、SDRAM、EDO RAM都属于DRAM(Dynamic RAM),即动态内存。所有的DRAM基本单位都是由一个晶体管和一个电容器组成。请看下图: 上图只是DRAM一个基本单位的结构示意图:电容器的状态决定了这个DRAM单位的逻辑状态是1还是0,但是电容的被利用的这个特性也是它的缺点。一个电容器可以存储一定量的电子或者是电荷。一个充电的电容器在数字电子中被认为是逻辑上的1,而“空”的电容器则是0。电容器不能持久的保持储存的电荷,所以内存需要不断定时刷新,才能保持暂存的数据。电容器可以由电流来充电——当然这个电流是有一定限制的,否则会把电容击穿。同时电容的充放电需要一定的时间,虽然对于内存基本单位中的电容这个时间很短,只有大约0.2-0.18微秒,但是这个期间内存是不能执行存取操作的。DRAM制造商的一些资料中显示,内存至少要每64ms刷新一次,这也就意味着内存有1%的时间要用来刷新。内存的自动刷新对于内存厂商来说不是一个难题,而关键在于当对内存单元进行读取操作时保持内存的内容不变——所以DRAM单元每次读取操作之后都要进行刷新:执行一次回写操作,因为读取操作也会破坏内存中的电荷,也就是说对于内存中存储的数据是具有破坏性的。所以内存不但要每64ms刷新一次,每次读操作之后也要刷新一次。这样就增加了存取操作的周期,当然潜伏期也就越长。 SRAM,静态(Static)RAM不存在刷新的问题,一个SRAM基本单元包括4个晶体管和2个电阻。它不是通过利用电容充放电的特性来存储数据,而是利用设置晶体管的状态来决定逻辑状态——同CPU中的逻辑状态一样。读取操作对于SRAM不是破坏性的,所以SRAM不存在刷新的问题。 SRAM不但可以运行在比DRAM高的时钟频率上,而且潜伏期比DRAM短的多。SRAM仅仅需要2到3个时钟周期就能从CPU缓存调入需要的数据,而DRAM却需要3到9个时钟周期(这里我们忽略了信号在CPU、芯片组和内存控制电路之间传输的时间)。前面也提到了,SRAM需要的晶体管的数目是DRAM的4倍,也就是说成本比DRAM高至少是4倍,在目前的售价SRAM每M价格大约是DRAM的8倍,是RAMBUS内存的2到3倍。不过它的极短的潜伏期和高速的时钟频率却的确可以带来更高的带宽。 结构和功能(SDRAM) 内存最基本的单位是内存“细胞”——也就是我们前面展示给大家DRAM基本单元示意图所示的部分,下面我们对这个部分通称为DRAM基本单元。每个DRAM基本单元代表一个“位”——Bit(也就是一个比特),并且有一个由列地址和行地址定义的唯一地址。8个比特组成一个字节,它可代表256种组合(即2的八次幂),字节是内存中最小的可寻址单元。DRAM基本单元不能被单独寻址——否则现在的内存将会更加复杂,而且也没有必要。很多DRAM基本单元连接到同一个列线(Row line)和同一个行线(Column line),组成了一个矩阵结构,这个矩阵结构就是一个Bank。大部分的SDRAM芯片由4个Bank组成,而SDRAM DIMM (Dual Inline Memory Module双列直插式)可能由8或者16个芯片组成。SDRAM DIMM有14条地址线和64 bit数据线(如果一个DIMM内存使用8bit SDRAM芯片,那么你应该在内存条上看到8个芯片,当然有的DIMM使用4 bit SDRAM芯片,那么你将会在内存条上看到16片)。 以下是对插图的注释: Row Address Buffer:行地址缓冲 Column Address Buffer:列地址缓冲 Row DECODER:行解码器 Column DECODER:列解码器 Memory Array:内存阵 SENSE AMP:传感放大器 由上图可见一个Bank由内存阵列、sense amp、一个行解码器、一个列解码器组成。如果要理解内存Bank内部工作状况,让我们看看当缓存没有命中后CPU从系统主内存中调用数据的情况。 CPU需要依次读取一个32字节的数据,首先向芯片组发出请求——这通常需要一个时钟周期芯片组将通过14条列地址线发送一个行地址,也就是这个行地址被发送到DIMM所有的芯片上。拥有相同行地址的行被成为一个页面。换句话说,当芯片组向DIMM发送行地址后,就在打开了DIMM上一个页面。 每一个内存bank都有一个传感放大器(sense ampplifier),用来放大从基本单元读出(或者写入)内容时电荷。传感
您可能关注的文档
- CAFF-JG-201036光纤激光打标机招标书-重庆卡福汽车制动.DOC
- CCAR-141部飞机类商用执照课程陈广承2010511.PPT
- CDB福建分行设计任务书-广州公共资源交易中心.DOC
- CAN总线-嵌入式与网络计算湖南重点室.PPT
- CING天然气展邀请函-全球最大石油展!.DOC
- CGC-R440962013空气净化器认证实施规则-鉴衡认证.DOC
- CMOS集成电路设计-西安理工大学.PPT
- CCNP学前测试题都选自官方的全真考试题共100道题实际测试选.DOC
- CS391计算机网络教学大纲2018年春季-朱燕民.DOC
- Cookies文本等数据信息保留在临时文件夹中WindowsXP系统+IE.PPT
- 四川水利职业技术学院《决策与商务智能系统》2023-2024学年第一学期期末试卷.doc
- 香港中文大学(深圳)《电动汽车原理与设计》2023-2024学年第一学期期末试卷.doc
- 河北省石家庄市2023-2024学年高三第一次调研测试语文试卷含解析.doc
- 2024-2025学年扬州地区部分县初三一模数学试题(海淀一模)试卷含解析.doc
- 湖北科技学院《人体寄生虫学A》2022-2023学年第一学期期末试卷.doc
- 2024-2025学年重庆市开州中学语文高一第二学期期末统考模拟试题含解析.doc
- 课堂活动与汉字学习.pdf
- 徐悲鸿的课件评论.pptx
- 山东省泰安市岱岳区2025年中考预测卷数学试题含解析.doc
- 江苏省盐城市洋马初级中学2025届初三5月中考模拟考试(一)数学试题含解析.doc
最近下载
- 机械设计、制造工艺、质量检测与标准规范(精).pdf VIP
- 方物深信服竞争分析_sangfor vmp v3.0manual.pdf VIP
- 集装箱材料技术要求..doc VIP
- 工程招标毕业答辩ppt.pptx VIP
- 大连理工大学操作系统2015期末试卷.pdf
- 2024年吉林省中考生物试卷(附参考答案).pdf VIP
- 集装箱材料技术要求.doc VIP
- 第三单元第1课《凝固的音乐》教学课件-2025-2026学年桂美版(2024)初中美术七年级上册.pptx VIP
- 集装箱材料技术要求[整理].pdf VIP
- 大连理工大学《操作系统》2021-2022学年期末试卷(1).pdf VIP
原创力文档


文档评论(0)