嵌入式系统设计与实现试卷A 哈尔滨理工大学 .docVIP

嵌入式系统设计与实现试卷A 哈尔滨理工大学 .doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
嵌入式系统设计与实现试卷A 哈尔滨理工大学

考试科目:嵌入式系统设计与实现ARM微处理器支持7种运行模式为( )、( )、( )、( )、( )、( )、( ) 4、ARM7TDMI的TDMI分别表示( )、( )、( )、( ) 5、S3C44B0X内部有( )))hostname EV44B0II /bin/expand /etc/ramfs.img /dev/ram0 mount -t proc proc /proc mount -t ramfs /dev/ram0 /var mkdir /var/config mkdir /var/tmp mkdir /var/log mkdir /var/run mkdir /var/lock cat /etc/motd ifconfig lo 127.0.0.1 route add -net 127.0.0.0 netmask 255.255.255.0 lo dhcpcd -p -a eth0 ifconfig eth0 192.168.1.20 MDB :9999 2、下面是某makefile的一部分: CC= arm-elf -gcc AS= arm-elf -as LD= arm-elf -ld CFLAGS=-c -I- -I/include ASFLAGS= LDFLAGS=-Map map.txt -T linkcmds -L./lib OBJS=1.o 2.o 3.o All:monitor.elf %.o:%.c ${CC} ${CFLAGS} -o $@ $ monitor.elf:${OBJS} ${LD} ${LDFLAGS} -o monitor.elf ${OBJS} -lmonitor clean: rm -rf *.o *.elf 四、编程序(15分) 用汇编语言实现FIR过滤器的C语言代码: for(i=0,f=0;in;i++) f=f+c[i]*x[i]; 五、分析EV44B0II系统初始化程序并给出框图(10分) _start: LDR PC, ResetHandler LDR PC, HandlerUndef LDR PC, HandlerSWI LDR PC, HandlerPabort LDR PC, HandlerDabort b . LDR PC, HandlerIRQ LDR PC, HandlerFIQ HandlerUndef: .word 0xc7fff04 HandlerSWI: .word 0xc7fff08 HandlerPabort:.word 0xc7fff0c HandlerDabort:.word 0xc7fff10 HandlerReserved:.word 0xc7fff14 HandlerIRQ: .word 0xc7fff18 HandlerFIQ: .word 0xc7fff1c ResetHandler: ldr r0,WTCON ldr r1,=0x0 str r1,[r0] ldr r0,INTMSK ldr r1,MASKALL str r1,[r0] 。。。。。 adr r0,SMRDATA ldmia r0,{r1-r13} ldr r0,=0x01c80000 stmia r0,{r1-r13} 。。。。。。 ldr sp, SVCStack bl InitStacks 。。。。。。 BL Main B . InitStacks: mrs r0,cpsr bic r0,r0,#0X1F orr r1,r0,#0xDB msr cpsr,r1 ldr sp,UndefStack orr r1,r0,#0XD7 msr cpsr,r1 ldr sp,AbortStack orr r1,r0,#0XD2 msr

文档评论(0)

gz2018gz + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档