基于vhdl数字时钟的设计说明书.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于vhdl数字时钟的设计说明书

课程设计任务书 课程名称 计算机组成原理 课程设计 时间 2006~2007学年第一学期19~20周 学生姓名 杨学镇 指导老师 肖晓丽 题 目 数字钟的设计与制作 主要内容:本课程设计主要是利用硬件描述语言VHDL的设计思想,采用自顶向下的方法、划分模块来设计数字钟的几个模块。通过课程设计深入理解计算机的基本原理和方法,加深对计算机组成的理解。 要求: (1)通过对相应文献的收集、分析以及总结,给出相应课题的背景、意义 及现状研究分析。 (2)通过课题设计,掌握计算机组成原理的分析方法和设计方法。。 (3)学按要求编写课程设计报告书,能正确阐述设计和实验结果。 (4)学生应抱着严谨认真的态度积极投入到课程设计过程中,认真查阅相 应文献以及实现,给出个人分析、设计以及实现。 应当提交的文件: (1)课程设计报告。 (2)课程设计附件(源程序、各类图纸、实验数据、运行截图等)。 数字钟的设计与制作 摘 要 系统使用EDA技术设计了数字钟,采用硬件描述语言VHDL按模块化方式进行设计,然后进行编程,时序仿真等。利用VHDL语言完成了数字钟的设计。该数字钟能实现时、分、秒计数的显示功能,且以24小时循环计时。整个系统结构简单,使用方便,功能齐全,精度高,具有一定的开发价值。 关键字 数字钟;EDA;VHDL; 目录 TOC \o 1-3 \h \u HYPERLINK \l _Toc4444 1引言 PAGEREF _Toc4444 1 HYPERLINK \l _Toc15490 1.1课题的背景、目的 PAGEREF _Toc15490 1 HYPERLINK \l _Toc9777 1.2设计的内容 PAGEREF _Toc9777 1 HYPERLINK \l _Toc6193 2 EDA、VHDL简介 PAGEREF _Toc6193 2 HYPERLINK \l _Toc9149 2.1EDA技术 PAGEREF _Toc9149 2 HYPERLINK \l _Toc20580 2.2硬件描述语言——VHDL PAGEREF _Toc20580 2 HYPERLINK \l _Toc16571 ★VHDL的简介 PAGEREF _Toc16571 2 HYPERLINK \l _Toc8252 ★VHDL语言的特点 PAGEREF _Toc8252 2 HYPERLINK \l _Toc30170 ★VHDL的设计流程 PAGEREF _Toc30170 3 HYPERLINK \l _Toc18322 3 数字钟设计 PAGEREF _Toc18322 4 HYPERLINK \l _Toc3554 3.1数字钟的工作原理 PAGEREF _Toc3554 4 HYPERLINK \l _Toc12027 3.2晶体振荡器 PAGEREF _Toc12027 5 HYPERLINK \l _Toc15422 3.3分频器电路 PAGEREF _Toc15422 6 HYPERLINK \l _Toc7356 3.4时、分、秒计数器电路 PAGEREF _Toc7356 6 HYPERLINK \l _Toc5278 4 系统仿真 PAGEREF _Toc5278 9 HYPERLINK \l _Toc2646 1.秒表计数器电路仿真图 PAGEREF _Toc2646 9 HYPERLINK \l _Toc21701 2.小时计数器电路仿真图 PAGEREF _Toc21701 9 HYPERLINK \l _Toc26528 3.分计数器电路仿真图 PAGEREF _Toc26528 10 HYPERLINK \l _Toc16263 结束语 PAGEREF _Toc16263 11 HYPERLINK \l _Toc9296 致谢 PAGEREF _Toc9296 12 HYPERLINK \l _Toc5095 参考文献 PAGEREF _Toc5095 13 HYPERLINK \l _Toc11133 附录 PAGEREF _Toc11133 14 PAGE 40 PAGE 16 1 引 言 随着社会的发展,科学技术也在不断的进步。特别是计算机产业,可以说是日新月异,数字钟作为计算机的一个组成也随之逐渐进入人们的生活,从先前的采用半导体技术实现的数字钟到现在广泛应用的采用高集成度芯片实现的数字钟。数字钟正在向着功能强,体积小,重量轻等方向不断发展,本设计主要介绍的是一个基于超高速硬件描述语言VHDL对数字钟中显示电路进行编程实现。 近年来,集成电路和计算机应用得到了高速发展,现代电子设计技术

文档评论(0)

mmrs369 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档