- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于vhdl电子密码锁设计说明书
密码锁设计
密码锁设计顶层电路图
(2)顶层时序仿真
分频模块
(1)10分频程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity yourname_div10 is
port(clk:in std_logic;
co:out std_logic);
end ;
architecture behav of yourname_div10 is
signal count:std_logic_vector(3 downto 0);
begin
process(clk)
begin
if clkevent and clk=1then
if count=1001then
count=0000;
co=1;
else
count=count+1;
co=0;
end if;
end if;
end process;
end behav;
(2)5分频程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity yourname_div5 is
port(clk:in std_logic;
co:out std_logic);
end;
architecture behav of yourname_div5 is
signal count:std_logic_vector(2 downto 0);
begin
process(clk)
begin
if clkevent and clk=1then
if count=100then
count=000;
co=1;
else
count=count+1;
co=0;
end if;
end if;
end process;
end behav;
(3)10分频时序仿真波形
(4)5分频时序仿真波形
从以上波形仿真可以看出该板块10分频模块的输出是输入信号的10分频,同理5分频的输出是输入信号的5分频。
附录三:消抖模块
(1)消抖模块程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity yourname_xiaodou is
port(clk_1k:in std_logic;
keyin:in std_logic;
keyout:out std_logic);
end ;
architecture behav of yourname_xiaodou is
signal n:integer range 0 to 29;
begin
process(clk_1k)
begin
if keyin=1 then
n=0;
keyout=1;
elsif clk_1kevent and clk_1k=1 then
if n29 then
n=n+1;
keyout=1;
else
n=29;
keyout=0;
end if;
end if;
end process;
end behav;
(2)仿真波形
附录四:输入模块
(1)输入模块程序
1.yourname_count10模块程序
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity yourname_count10 is
port(clk:in std_logic;
bcd:buffer std_logic_vector(3 downto 0));
end ;
architecture behav of yourname_count10 is
begin
process(clk)
begin
if clkevent and clk=1 then
if bcd=1001then
bcd=0000;
else
bcd=bcd+1;
e
文档评论(0)