基于Nios II被复线传输设备方案设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Nios II被复线传输设备方案设计

基于Nios II被复线传输设备方案设计   本文介绍了一种采用Altera公司NIOS II嵌入式微处理器实现的被复线传输设备。通过将NIOS II软核处理器、自定义FPGA专用模块、存储器和I/O集成到单块低成本的FPGA上, 组成一个SOPC(片上可编程系统) 系统,实现了E1接口与远传接口之间的相互转换功能。与采用传统ASIC处理器加软件来实现被复线传输设备的方案相比,该方案降低了系统的成本,复杂性和功耗。该设备的远传接口采用美国敏迅公司的CX28945芯片组实现,符合G.SHDSL标准。   【关键词】FPGA E1接口 以太网 G.SHDSL   E1接口作为数字传输系统一次群标准,可用于传送语音、数据、图像等业务,也可用于交换机之间的数字中继。目前,E1接口在分组网、帧中继网、GSM移动基站及军事通信网中得到了广泛的应用。   被复线以其结构强度高、导电性好、线外绝缘皮抗严寒、抗高温、不易老化等特点,被广泛应用于恶劣环境和军事通信中。文中设计的被复线传输设备可方便地实现具有E1接口设备间的语音、数据和图像等远距离传输,也可以利用被复线为远端用户提供高速网络接入等服务。   1 系统总体设计   被复线传输设备主要由E1接口、E1接口控制模块、FPGA处理单元、远传接口控制模块、远传接口、面板控制及显示电路和电源模块组成,设备系统框图如图1所示。   系统中,E1接口和远传接口作为用户接入接口提供E1接口用户和G.SHDSL接口用户的接入。E1接口控制模块由E1帧收发器和变压器组成,主要完成E1帧的成帧和解帧处理。在接收方向,E1帧收发器从线路上的HDB3码流中恢复出E1帧时钟和数据。在发送方向,E1帧收发器则进行与上述过程相反的操作。远传接口控制模块主要由DSL帧收发信机芯片和AFE(模拟前端)驱动芯片组成,完成DSL帧的收发控制。E1接口控制模块和远传接口控制模块之间通过PCM接口连接,完成E1接口与远传接口间的数据收发。   FPGA处理单元由Altera公司的EP4CE40F23I7N和外围电路组成。该设备采用了SOPC设计方案,利用FPGA内部的软核处理器,完成了E1帧收发器芯片和远传接口控制套片的初始化。FPGA专用逻辑模块则完成了接口控制面板的模式检测,速率检测和状态控制等功能。   2 接口电路方案设计   2.1 E1接口电路方案设计   E1接口电路采用PMC公司开发的E1帧收发器芯片PM4351实现。主要由E1帧收发器PM4351和变压器T1137组成,主要完成E1接口数据的码型变换和时钟恢复。在接收方向,E1帧收发器将线路上的HDB3码流变换为NRZ码型的时钟和数据,然后通过PCM接口送到远传模块处理。在发送方向,E1帧收发器PM4351通过PCM接口接收远传模块发送的数据,然后将NRZ码型的时钟和数据转化为适合线路传输的HDB3码流。E1接口实现方案如图2所示。   2.2 远传接口电路方案设计   远传接口电路主要由美国敏讯公司开发的CX28945芯片组和接口变压器构成。该芯片组包括2个芯片:一个是DSL帧收发信机芯片,另一个是AFE(模拟前端)驱动芯片。CX28945芯片组功能框图如图3所示。   模拟部分AFE芯片的主要功能包括A/D和D/A变换、数据变换的反混跌、信号滤波、增益控制和线路驱动等。AFE芯片对外提供数字接口和模拟接口,采用DSP接口与DSL帧收发信机CX28945内部的DSP相连,用于数据传输。模拟接口及DSL传输链路接口与双绞线相连,由线路驱动反馈电阻、阻抗匹配电阻、平衡混合电路、变压器和抗雷击保护电路组成。DSL帧收发信机芯片作为芯片组的核心,包含以下4大功能模块:ATM层传输汇聚功能模块、DSL成帧器功能模块、采用16-PAM(16电平格栅编码脉冲宽度调制)的DSP模块及8051处理器内核。本设计方案中采用该芯片组的PCM接口与E1接口电路连接。远传接口实现方案如图4所示。   2.3 电源模块方案设计   电源模块部分采用TPS54310PWP芯片来实现。该芯片支持3V~6V的输入电压,输出电压范围为0.9V~3.3V,拥有内部集成的60MΩ的MOSFET开关电路,通过SS/ENA引脚控制电压的输出,它采用PWM技术,具有3A的驱动能力,能够满足设计要求。   3 FPGA软件方案设计   本方案中的FPGA处理器单元主要由Altera公司的低功耗FPGA芯片EP4CE40F23I7N和外围电路组成。由于处理器采用软核形式进行设计, 具有很大的灵活性。本文提出的方案是采用内嵌NIOS II微处理器的单块低成本FPGA芯片来实现。利用FPGA内部的NIOS II软核处理器,完成E1帧收发芯片PM4351和远传套片CX2894

文档评论(0)

3471161553 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档