可变长度快速傅立叶变换处理器之设计与实现(可编辑).docVIP

可变长度快速傅立叶变换处理器之设计与实现(可编辑).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可变长度快速傅立叶变换处理器之设计与实现(可编辑)

可变长度快速傅立叶变换处理器之设计与实现 可???快速傅??????器之????? DESIGN AND IMPLEMENTATION OF VARIABLE-LENGTH FAST FOURIER TRANSFORM PROCESSOR研究生:?建松 Chien-Sung Li 指?教授:汪??(Prof. Shuenn-Shyang Wang) 大同大? 通?工程研究所 ?士?文 Thesis for Master of Science Institute of Communication Engineering Tatung University 中?民?九十五?七月 July 2006 ACKNOWLEDGMENT in Chinese 在???研究所的日子?,我由衷地感??多曾?指?我??助我的人。首先, 我最感?我的指?教授,汪??教授,在?????研究上,全心全?,?心、耐 心的指?我,?我在???的???,?加???研究?生?趣,?且?成?好的 ????。同?也特?感?詹耀?教授?范??教授?此?文的???指正,使本 ?文?加完整充?。其次,我要感?我的家人,在我求?期?,?予我最大的支持?鼓?,?我得 以???多??,完成??。再者,我要感?我的一群好友,孟俊、琪婷、彭彭、?斌、至音等,?小一直 ?我的支持,?且在???域上彼此?磋琢磨,使我???步。最后,我要感?300??室的所有成?,?管在日常生活相??是??上的互 相?助指?,?是我最美好的回?。再次?所有?助?我、陪伴?我的??、家人、 朋友、同?致上最崇高的感?。 I 摘要 本?文首先介???快速傅??演算法?比?其?算???,接著介???管 道式快速傅????的??,包括 single-path delay feedback 和 multi-path delay commutator ????。我?所提出的可???快速傅??????器是使用 mixed-radix演算法以及 single-path delay feedback的??,它可以使用在多?正交分 ?多工通?系?中,?如:?位?播、地面?位???播和手持式?位???播。? 2 ??少?算的???,我??用包括 radix-2、radix- 2 和 radix-2/4/8 的 mixed-radix 2 演算法。??的??是使用 UMC 0.18 μm CMOS?程,所?面?? 2.9mm ,在 1.8 伏特的供???下,?算速?可以?到 50 MHz,消耗功? 823mW。 II ABSTRACTThis thesis introduces several Fast Fourier Transform FFT algorithms and compares the computational complexity first. Second, we introduce two FFT pipeline-based architectures and it includes of single-path delay feedback SDF architecture and multi-path delay commutator MDC architecture. Our proposed variable-length FFT processor design that is based on mixed-radix algorithms and a single-path delay feedback architecture. The processor can be used in various OFDM-based communication systems, such as digital audio broadcasting DAB, digital video broadcasting-terrestrial DVB-T and digital video broadcasting-handheld DVB-H. To reduce computational complexity, we adopt mixed-radix algorithms that 2 contain radix-2, radix-2 and radix-2/4/8 algorithms. The implementation is fabricated 2 using a UMC 0.18 μm process and its area is 2.9mmThe 8192-point FFT

您可能关注的文档

文档评论(0)

beoes + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档