CPU响应中断条件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CPU响应中断的条件 CPU对中断的响应 关中断 保留断点 保护现场 给出中断入口,转入相应的中断服务程序 恢复现场 开中断与返回 ? ICW1:基本方式初始化字 ? ICW2:中断类型码初始化字 ? ICW3:主片/从片初始化字 ? ICW4:方式控制初始化字 ? 0CW1:中断屏蔽操作字 ? 0CW2:优先级循环和中断结束操作字 ? 0CW3:特殊屏蔽设置和中断结束操作字 ▲查询字 ③ R = 1, SL = 1 优先权特殊循环方式 此时,L2L1L0 规定循环开始时的最低优先权 例: 1 1 ? 0 0 1 0 1 IR5优先权最低 此时,优先权为: IR7 IR6 IR5 IR4 IR3 IR2 IR1 IR0 1 0 7 6 5 4 3 2 RIS RR P 1 0 SMM ESMM 0 D0 D1 D2 D3 D4 D5 D6 D7 ESMM、SMM 设置中断屏蔽方式 P、RR和RIS 规定随后读取的状态字含义 * 执行一条指令 最后一个总线周期的最后一个T状态? 有INTR? 中断开放? (FR中的IF=1?) 关中断 (置FR中IF=0) 断点地址(CS. IP)入栈 FR 入栈 识别中断源,转入相应中断服务程序 保护现场 中断服务处理 恢复现场 开中断STI (置FR中IF=1) 中断返回IRET 取下一条指令 No No No Yes Yes Yes 中断优先级 8086 系统中,中断优先级的次序为: 高 低 内部中断 (除法错、INTO、INT n) NMI INTR 单步中断 中断向量 (中断服务程序入口地址) 在表中的地址 = 中断类型号 × 4 1. 取类型号; 2. 计算向量地址; 3. 根据向量地址查表,将偏移地址送IP,段基址送CS; 4. 转入中断服务程序,进行中断处理。 6.2.5 8086CPU 转入中断服务程序的过程 6.2.6 8086CPU中断响应流程 内部中断? NMI? INTR? TF=0? 执行下条指令 完成当前指令 IF=1? 标志进栈 保存TF,将IF、TF清0 断点地址进栈 查中断向量表,转中断服务程序 保护现场 中断服务 恢复现场 关中断,返回 中断响应流程 第一个中断响应周期 AD7 ~ AD0 浮空 第二个响应周期,取中断类型码 Y Y Y Y N N N N Y N 内部中断? NMI? INTR? TF=0? 执行下条指令 完成当前指令 IF=1? 第一个中断响应周期 AD7 ~ AD0 浮空 第二个响应周期,取中断类型码 A Y Y Y Y Y N N N N N Y 标志进栈 保存TF,将IF、TF清0 断点地址进栈 查中断向量表,转中断服务程序 保护现场 中断服务 恢复现场 开中断,返回 A 6.3 8259A 可编程中断控制器 在微机系统中,可以使用8259A 扩展外部中断,Intel 8259A 可编程中断控制器,主要有以下功能: 3. 在中断响应周期,8259A 可提供相应的中断类型号。 1. 1片8259A 能管理8级中断,通过级联用9片8259A可以构成64 级主从式中断系统。 2. 每一级中断可以屏蔽或允许。 4. 可编程使8259A 工作在多种不同的方式。 6.3.1 8259A 的内部结构与引脚信号      控制逻辑 中断服务 寄存器 ISR 优先权 电路 PR 中断请求 寄存器 IRR 中断屏蔽寄存器IMR 读写控制 逻辑 级联缓冲 比较器 数据总线 缓冲器 D0~D7 A0 CAS0 CAS1 CAS2 INT IR0 IR1 IR7 … 8259A内部逻辑框图 2. 读/写控制逻辑 A0:常常与地址信号线A0相连。 8259A的两 个端口地址 CPU 通常利用: OUT 指令, IN 指令, 。 接高位地址的译码输出 : CS 有关寄存器的内容。 内部 配合读出 与 A 8259 A0 , CS RD 8. 级联缓冲/比较器 可以实现8259A的级联,扩展外中断。 (1) CAS2、CAS1、CAS0 引脚 ① 主8259A: CAS2~CAS0 输出,输出被 响应的从片的标志码。 8259A 从片 A 8259A 主片 8259A 从片 B INT CAS0 CAS1 CAS2 IR0 INT CAS0 CAS1 CAS2 IR0 INT C

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档