- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
多通道频率检测技术的FPGA实现来源互联网关键字多通道频率
多通道频率检测技术的FPGA实现
来源:互联网
关键字: HYPERLINK /search/?keyword=多通道searchselect=site \t _blank 多通道 HYPERLINK /search/?keyword=频率searchselect=site \t _blank 频率 HYPERLINK /search/?keyword=检测技术searchselect=site \t _blank 检测技术 HYPERLINK /search/?keyword=FPGAsearchselect=site \t _blank FPGA
多通道频率检测是当前数字接收机的一种常用的频率测量方案,该方法可以较好地解决频率截获概率与频率分辨力的矛盾,并在复杂的电磁环境中具有处理多个同时到达信号的能力。文中给出了基于FPGA来实现多信道频率测量的具体方案。该方案能够充分发挥FPGA硬件资源丰富的特点,并且易于实现并行处理,可大幅度提高系统的处理速度。
0 引言
在数字接收机的各种参数中,频率是最重要的参数之一,它能反映接收机的功能和用途、以及频谱宽度等重要指标。传统的顺序测频技术一般通过对接收机频带的扫描,对频域进行连续取样。该方法原理简单,技术成熟,但是,其频率截获概率与分辨力的矛盾难以解决,无法实现全概率信号截获。而多信道化的频率检测技术属于瞬时测频,其架构是采用多个频率窗口(多个信道彼此衔接相邻)来覆盖接收机的整个频段,这样,当信号进入任一个窗口时,该窗口的频率值即可被检测出。因此,该方法可解决频率截获概率与频率分辨力的矛盾,同时也为实现全概率频率捕获提供了一种参考方案。
1 多信道模型
当一个实信号经过A/D采样之后,再进行正交下变频处理,即可得到I、Q两路相位正交信号,它们所构成的是一个复信号。该复信号的信道化示意图如图1所示。
图1所示的信道是一种相互交叠的信道,它们涵盖了整个零中频信号的频率范围。一般情况下,多信道往往采用数字滤波器组来实现,但该方法需要设计M(M为信道数)个中心频率不同,而其它性质完全相同的带通滤波器。这种结构设计过于复杂,同时还加大了后续信号处理的运算速度,对实时处理极为不利。而数字滤波器组的低通型实现方法则是先将每个通道乘以一变换因子,就相当于将实际信号搬移到零中频,然后再通过LPF得到该频率信号。该方法可对带通信号的频段进行信道化分离,但是带来的新问题是当LPF用FIR滤波器实现M个滤波运算时,将占用较大的硬件资源,而且系统工作效率较低。目前,该结构已被高效DFT多相滤波器组结构所代替。
图2所示是一种具有普遍性的基于DFT多相滤波器组的信道化高效结构,从图2中可以看出,在滤波之前,先对数据进行D倍抽取可降低滤波过程的运算量,gn(m)是低通原型滤波器hLP(n)的多相分量,其阶数可减小到原来的1/D,因而DFT可以用FFT实现。事实上,在此结构中,系统的复杂度和数据速率大大降低,实时处理能力得到了提高。?
2 滤波器的设计及仿真
3 实现方案
本设计选用的FPGA芯片是Xilinx公司的Virtex-4SX55,该芯片时钟资源丰富,算术运算单元和专用存储模块以及可配置逻辑的使用都很灵活,非常适合当前信号处理系统的功能实现。因此,根据图2所示的结构,就可以得到一种基于DFT多相滤波器组的信道化解决方案,其具体实现结构如图4所示。
图4所示结构由延时器、系数存储器、乘加器和FFT组成。其中延迟器可实现对输入数据32个周期的延时,存储器用于存储滤波器系数。下面对该结构中几个主要组成模块的实现及仿真结果进行介绍。
3.1 延时器的实现
本延时器采用FPGA提供的专用存取模块FIFO来实现32周期延时,其架构体系如图5所示。图中,每个延迟单元即是一个FIFO模块,FIFO的数据输出特点为先入先出。在本设计中,第一级延迟器的输出数据将作为下一个延迟器的输入数据,就相当于第一级FIFO的数据按先进先出的顺序依次向第二级FIFO压入,相邻两级的将满标志与读使能信号进行握手协议,从而实现数据的延迟输出。这样,设计8个同样结构的FIFO并进行串行级联,即可满足该结构的设计要求。
3.2 系数存储模块
对于256阶原型低通滤波器,可以将h(0),h(1),…,h(255)这256个系数分成八组,每组32个,分别存储到八个存储器当中,存储器0存储的系数为:h(0),h(1),…,h(31);存储器1存储的系数为:h(32),h(33),…,h(63);以此类推。存储器可使用逻辑(LUT)实现,也可使用专用存储模块Block RAM来实现。FIFO中的目标数据和存储器中系数做乘法运算时,两者的对应关系如图6所示(以7号存储器为例)。
当8个数据存储器的最后一个单元数据被读出时,8个系数存储器的0
您可能关注的文档
- 基于边光滑有限元法的结构振动与稳定性研究-高电压技术.PDF
- 基于边界层分离理论的低比转数离心泵设计-江苏大学.PDF
- 基于边缘保护扩散的梯度矢量流测地线活动轮廓模型-东北大学.PDF
- 基于辅助信息的无人机图像批处理三维重建方法-中国科学院自动化.PDF
- 基于遗传算法及Hicks-Henne型函数的层流翼型优化设计.PDF
- 基于遗传算法的某汽车外形空气动力学优化-重庆理工大学学报.PDF
- 基于鉴别字典学习的遮挡人脸姿态识别-武汉大学学报·信息科学版.PDF
- 基于降噪自动编码器及其改进模型的微博情感分析-计算机应用研究.PDF
- 基于非惯性系的综合试验.pdf
- 基于非结构嵌套网格的涵道螺旋桨数值模拟.PDF
- 2025年中国牛初乳粉行业市场运营现状及投资规划研究建议报告.docx
- 2023-2024学年四川省广汉中学中考物理模拟试题含解析.doc
- 2022年煤炭生产经营单位(机电运输安全管理人员)试题与答案.pdf
- 2025年中国烤鱼片行业市场深度分析及发展潜力预测报告.docx
- 中国肉羊行业投资研究分析及发展前景预测报告.docx
- 2023-2024学年四川省广汉中学中考押题物理预测卷含解析.doc
- 铺面租赁协议范本(租赁铺面合同范本).docx
- 春季烟花爆竹的安全综述与分析课件.pptx
- 2022-2027年中国糖料行业市场深度分析及发展战略规划报告.docx
- 2025年中国果蔬加工行业市场调研分析及投资战略咨询报告.docx
文档评论(0)