ad转换器工作原理dybs3wf3.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ad转换器工作原理dybs3wf3

数字电子技术基础 研学报告 一. Σ—ΔA/D 转换器 1.概述:Σ—ΔA/D转换器总体上来说由Σ—Δ调制器(又称增量调制器)和数字抽取滤波器组成。Σ—ΔA/D转换器是一种低速高精度的过采样AD转换器,在过去的几十年中,主要应用于音频和部分视频频段的信号处理中。 1.1 Σ—ΔA/D转换器的调制器转换原理 1.1.1 Σ—ΔA/D转换器的量化 如图1所示,A/D转换器的量化过程即是用一等间隔阶梯波函数x1t去逼近一时间连续函数的波形xt。传统原理的A/D转换器(例如逐次比较型A/D转换器)的量化是等时间间隔Δt对连续波形采样,进行幅度量化。根据采样定理,采样频率一般高于连续波形频率的两倍以上。而当采样频率很高时,即采样频率高于被测连续波形的无数倍时,则采样的时间间隔Δt很小,可以认为各个任意间隔的阶梯波形幅值差Δ=x 若把Δ作为量化单位,由于Δ增量值不变,所以可以实现1bit量化。当阶梯波上升,Δ编码为“1”;阶梯波下降,Δ编码为“0”。此时阶梯波x1 图1 连续波形量化过程 1.1.2 Σ—Δ调制器原理 增量调制的关键是产生近似于连续波形xt的阶梯波x1t,图2中的积分器可以完成这一工作。当积分器为理想状态时,在积分器输入一正单位冲激信号,则积分器输出在原有波形上加一个Δ:积分器输入一个负单位冲激信号,积分器输出在原有波形基础上下降Δ。量化编码电路实际上是一比较电路,其输出是积分器上升和下降的趋势。用逻辑“0”与“1” 表示其状态,这样通过反馈到累加器与x 图2 增量调制器 由于理想积分器的传输函数Hf=1/f,所以在增量调制前加一个积分器就成为Σ—Δ调制器。增加积分器后最大过载电压为?max=fs 1.2 经过Σ—Δ调制器调制的连续波xt的 由于Σ—Δ调制器后的Σ—Δ码采样采用过采样技术,所以Σ—Δ码采样频率远高于采样定理中的奈奎斯特平采样频率。需要将Σ—Δ码的过采样频率降低到奈奎斯特采样率并同时将一位码流信号转换成具有给定字长的数字信号。此过程称之为“数字抽取”技术。从数字信号处理理论来看,数字抽取技术即是数字滤波器技术。 1.2.1 数字抽取的原理 设x(n)为经过Σ—Δ调制器过采样率fs抽样后获得的数字信号,抽样间隔为T=1/fs,将采样率降低M倍为f1 图3 数字抽取滤波框图 数字抽取的数字理想低通滤波器函数应为He wn=k= 所以 ym 二. 20位Σ—Δ串行A/D转换器AD7703 2.AD7703是美国ADI公司生产的20位模数转换器,它采用过采祥2-$转换技术和片内自校准控制电路,具有精度高,抗干扰能力强等特性。通过AD7703的串行接口可方便的与单片机相连,并可广泛用于智能仪表和测控领域。A/D7703是采用LC2MOS(线性兼容CMOS)工艺集成的单片20位ADC。它由校准微控制器、校准静态RAM、20位Σ—ΔADC 串行接口逻辑等组成。其内部结构如下图所示: AD7703引脚图如下所示: 引脚说明: MODE:串行口方式选择端,MODE为1时为内同步,MODE为0时为外同步; CLKIN:时钟输入端,当采用外部时钟时,CLKIN为外时钟输入端,CLKOUT端不用; SC1和SC2:系统校准方式选择端,可组合选择AD7703的校准方式; DGND和AGND:数字地与模拟地; AVDD、AVSS:模拟正负电源,通常为 DVDD、DVSS AIN:模拟信号输入端,范围为0-- +2.5V或±2.5 VREF:参考电源电压输入端,通常接+2.5V基准电压; SLEEP:睡眠工作方式设置端,此脚接地时为睡眠工作方式; BP/UP端:单极性输入方式选择端,低电平时为单极性,高电平时为双极性; CAL:校准控制端,CAL=1时启动自校准; CS:片选端,当CS=0时发送数据; DRDY:数据输出准备信号,为低时表示数据寄存器内的数据准备好,数据传送结束后,该脚变为高电平; SCLK:串行时钟输入/输出端; 2.1 A/D7703工作原理 A/D7703以一定的速率对输入信号进行连续采样,采样速率由主时钟频率fCLKIN决定。采样信号由Σ—ΔADC 调制器以大于奈奎斯特速率许多倍的速率采样模拟输入信号(过采样),对模块信号的样值进行调制,输出一位编码的数据流。经分样和数字低通滤波处理,除去噪声,得到N位编码输出。在AD7703中,过采样速率最大为16kHz,在0~10Hz带宽内,获得20位分辨率。 2.2 A/D7703应用 下图是A/D7703工作在SEC方式下的一种典型应用连接电路,图中2.5V基准电压由AD580产生,模拟地、数字地和各自的电源采用独立供电,并加入了

文档评论(0)

beoes + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档