负载两端电压ud流过负载的电流id晶闸管两端的电压uT由于单相半.PPT

负载两端电压ud流过负载的电流id晶闸管两端的电压uT由于单相半.PPT

负载两端电压ud流过负载的电流id晶闸管两端的电压uT由于单相半

步骤一 新建模型窗口 步骤二 建立单相半波相控整流电路 (电阻性负载)主电路模型 建立单相半波相控整流电路(电阻性负载)主电路模型 晶闸管 变压器 (交流电压源) 电阻性负载 步骤三 建立单相半波相控整流电路 (电阻性负载)触发电路模型 建立单相半波相控整流电路(电阻性负载)触发电路模型 主电路中交流电压源的频率为50Hz,即周期为0.02s。 触发电路的频率和主电路的频率相同,也就是说触发电路的周期也应该为0.02s。 设置触发脉冲的幅值为10V,占空比为30%。 先设置a=0°,即初相位为0。 建立单相半波相控整流电路(电阻性负载)触发电路模型 Amplitude(幅值)10V Period(secs)(周期)0.02s Pulse Width(% of period)(脉宽占整个周期)30 Phase delay(secs) (相位延迟)0 u2 ug 0 p 2p 0.01s 0.02s 10V 如果需要改变触发脉冲的相位,可以修改同步发生器参数中的相位延迟。 步骤四 建立测量模块 建立测量模块 因而,将晶闸管的m端连接到具有两个输出的信号分离器上,再将信号分离器的两个输出信号接到示波器上。 Thyristor logic A SW K Iak Uf Lon

文档评论(0)

1亿VIP精品文档

相关文档