数位逻辑实习―CPLD-与非网-EEFOCUS.DOC

  1. 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
  2. 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  3. 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
组合逻辑应用实习数字逻辑有组合逻辑及顺序逻辑两种它们电路最主要的不同在于组合逻辑的输出仅随输入的改变而改变与前一级的输出无关但顺序逻辑则不同它的输出不仅与现在的输入有关也同时与前一级的输出状态有关一编码器编码器是一种将个输入信号转换为位的二进制输出信号的数字电路一般都以对线编码器来表示其中代表输入端的数目代表输出端的数目而且其方块图如图所示以一个对的编码器为例假设及为输入端为输出端则有下列四种状态其真值表如下布尔代数式为图上为对编码器的电路图由真值表与布尔数式的组合情况可得知输入端的开关不可同时

p- PAGE 13 组合逻辑应用实习 数字逻辑有「组合逻辑」及「顺序逻辑」两种,它们电路最主要的不同在于「组合逻辑」的输出仅随输入的改变而改变,与前一级的输出无关,但「顺序逻辑」则不同,它的输出不仅与现在的输入有关,也同时与前一级的输出状态有关。 一. 编码器 编码器(Encoder)是一种将2n个输入信号转换为n位的二进制输出信号的数字电路,一般都以m对n线(m×n)编码器来表示,其中m代表输入端的数目,n代表输出端的数目,而且m≧n,其方块图如图所示。 以一个4对2的编码器为例,假设Eo、El、E2及E3为输入端,A、B为输出端,则有下列四种状态,其真值表如下: 布尔代数式为

您可能关注的文档

文档评论(0)

136****3783 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档