网站大量收购独家精品文档,联系QQ:2885784924

基于SoPCFIR滤波器设计与实现.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SoPCFIR滤波器设计与实现

基于SoPCFIR滤波器设计与实现   摘 要:分析了FIR滤波器几种常见实现方法的原理与不足;提出一种基于SoPC的FIR滤波器设计;介绍了系统的设计流程及实现方法;结合Matlab给出FIR滤波器的仿真结果。整个设计以Altera公司现场可编程逻辑器芯片EP3C25E144C8N为核心,具有程序简单,调试方便的特点,有一定的实用价值及应用前景。   关键词:FIR滤波器; SoPC; Matlab; 现场可编程逻辑器   中图分类号:TP713 文献标识码:A   文章编号:1004-373X(2010)12-0072-03      Design and Realization of FIR Filter Based on SoPC   HU Zi-ying1,ZHOU Wei-long2,NIE Hui2   (1. Hunan University of Science and Engineering, Yongzhou 425100, China;   2. Electric and Information Engineering College, Hunan University of Technology, Zhuzhou 412008, China)   Abstract:A design of FIR filter based on SoPC is proposed, and the principle and deficiency of several common realization methods of FIR filter are analyzed. The design flow and realization of the system is discussed, and the simulation result of FIR filter is given combined with Matlab. The system uses the EP3C25E144C8N (produced by Altera) as the core, and it has features of simple program and convenient debugging.   Keywords:FIR filter; SoPC; Matlab; FPGA      0 引 言   数字滤波(idgital filter)是由数字乘法器、加法器和延时单元组成的一种计算方法。其功能是对输入离散信号的数字代码进行运算处理,以达到改变信号频谱的目的。数字滤波器根据频域特性可分为低通、高通、带通和带阻4个基本类型;根据时域特性可分为无限脉冲响应(infinite impulse response,IIR)滤波器和有限脉冲响应(finite impulse response,FIR)滤波器。FIR滤波器不存在稳定性和是否可实现的问题,容易做到线性相位,故在数据通信、图像处理等领域广泛应用[1]。   目前,FIR滤波器的硬件实现有以下几种方式:?┮恢知?是使用通用数字滤波器集成电路,这种电路使用简单,但是由于字长和阶数的规格较少,不易完全满足实际需要;虽然可采用多片扩展来满足要求,但会增加体积和功耗,因而在实际应用中受到限制。另一种是使用DSP 芯片,DSP芯片有专用的数字信号处理函数可调用,实现 FIR 滤波器相对简单,但是由于程序顺序执行,速度受到限制。而且,就是同一公司不同系统的DSP芯片,其编程指令也会有所不同,开发周期较长。还有一种是使用可编程逻辑器件,如FPGA(field programmable gate array ),即现场可编程门阵列,有着规整的内部逻辑块整列和丰富的连线资源,特别适合用于细粒度和高并行度结构的 FIR 滤波器实现,相对于串行运算主导的通用 DSP 芯片来说,并行性和可扩展性都更好[2]。   本文介绍一种基于SoPC的FIR滤波器设计方案,设计流程如图1所示。该设计方法程序简单,调试方便,得到的FIR滤波器精确度高。   1 FIR滤波器原理   FIR数字滤波器是一种非递归系统,其冲激响应总是有限长的,其系统函数可以记为:H(z)=∑Mk=0bkz-k,最基本的FIR滤波器可用下式表示[3]:y(n)=∑N-1m=0x(n-m)h(m)。式中:x(n-m)是输入采样序列;h(m)是滤波器系数;N是滤波器的阶数;y(n)表示滤波器的输出序列。也可以用卷积来表示输出序列y(n)与x(n),h(n)?У墓叵?:   y(n)=x(n)*h(n)   图2显示了一个典型的直接T型3阶FIR滤波器[4],其输出序列y(n)满足下列等式:

文档评论(0)

3471161553 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档