- 1、本文档共41页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路实验讲义新
PAGE
数字电路实验讲义
2008年5月
目 录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc245958386 实验1 TTL集成逻辑门功能测试 PAGEREF _Toc245958386 \h 1
HYPERLINK \l _Toc245958387 实验2 组合逻辑电路 PAGEREF _Toc245958387 \h 6
HYPERLINK \l _Toc245958388 实验3 加法器 PAGEREF _Toc245958388 \h 9
HYPERLINK \l _Toc245958389 实验4 触发器逻辑功能测试 PAGEREF _Toc245958389 \h 13
HYPERLINK \l _Toc245958390 实验5 译码器及数据选择器的应用 PAGEREF _Toc245958390 \h 17
HYPERLINK \l _Toc245958391 实验6 同步计数器 PAGEREF _Toc245958391 \h 23
HYPERLINK \l _Toc245958392 实验7 集成单元异步计数器 PAGEREF _Toc245958392 \h 27
HYPERLINK \l _Toc245958393 实验8 移位寄存器的功能测试及应用 PAGEREF _Toc245958393 \h 33
HYPERLINK \l _Toc245958394 实验9 555 集成定时器的应用 PAGEREF _Toc245958394 \h 36
PAGE 35
实验1 TTL集成逻辑门功能测试
一、实验目的
1.掌握TTL与非门、或非门、异或门的逻辑功能。了解三态门的主要特性及使用方法。
2.掌握TTL门电路电压传输特性的测试方法。
二、实验仪器
1.数字电路实验箱一台
2.万用表一块
3.集成芯片
74LS00 四2输入与非门
74LS55 4输入与或非门
74LS86 四2输入异或门
74LS125 四2输入三态门
三、实验原理
TTL与非门的电压传输特性:电压传输特性表示与非门的输出电压U0与输入电压Ui之间的关系,由该曲线可以得到以下参数:U0H(输出高电平);U0L(输出低电平);阈值电压UTH(转折区中点对应的输入电压)。
三态门的特点:三态门的输出除0态和1态外,还可以呈现高阻状态,或称为开路状态。利用三态门可以实现总线结构,还可以实现数据的双向传输。
四、实验内容及步骤
1. 测试TTL与非门(74LS00)的逻辑功能
1)集成电路的管脚见图1所示,管脚标“VCC”接电源 +5V,管脚标“GND”接电源“地”,集成电路才能正常工作。门电路的输入端接入高电平(逻辑1态)或低电平(逻辑0态),可由实验箱逻辑电平开关K提供,门电路的输入端接逻辑电平指示灯L,由L灯的亮或灭来判断输出电平的高、低。
74LS00 二输入与非门 74LS55 与或非门
74LS86 二输入异或门 74LS125 四路三态缓冲门
图1 集成电路管脚图
2)实验线路如图2所示,与非门的输入端A、B分别接实验箱中逻辑电平开关K1、K2,扳动开关即可输入0态或者1态。输出F接实验箱中逻辑指示灯L1,当L1亮时,输出为1态,不亮时则输出为0态。
3)用数字表逻辑挡检测TTL门电路的好坏:先将集成电路电源管脚“VCC”和“GND”接通电源,其它管脚悬空,数字表的黑表笔接电源“地”,红表笔测门电路的输入端,数字 表逻辑显示应为1态,如显示为0态则说明TTL与非门输入端内部已被击穿,门电路坏了,此门电路不能再使用;红表笔测门电路的输入端,输出应符合逻辑门的逻辑关系。例如:与非门(74LS00),表测量两输入端悬空都为逻辑1,输出应符合逻辑与非门的关系,测量应
为逻辑0态,如果逻辑关系不对,可判断门电路坏了。
(K1)A 1
文档评论(0)