- 5
- 0
- 约小于1千字
- 约 9页
- 2018-12-16 发布于湖北
- 举报
pads logic封装制作新
单击这个图标开始画CAE图0
单击这个图标开始画CAE
图0
2D线修改图标 图1
2D线修改图标
图1
先用2D先画如图3的图形,
图2画2D线
图2
画2D线
图3
图3
然后添加管脚
图4添加管脚给管脚编号
图4
添加管脚
给管脚编号
图5
图5
下面是画2D图形
图6点击这个
图6
点击这个
然后在空白处右键单击,出现如下菜单
图7选这个
图7
选这个
设置栅格快捷键是g100然后回车,再gd100然后回车
在一栅格点上画一个圆,
然后改一下栅格,把圆改到合适大小,然后将栅格改回去,然后复制圆粘贴到合适距离位置,然后画出图9上的直线
图8修改原大小时先单击这个图标
图8
修改原大小时先单击这个图标
图9图
图9
图A
然后画外面的框,先单击画2D先图标,
图10这两个都可以
图10
这两个都可以
图11CBA
图11
C
B
A
图12
图12
,图11中A到B,先选中修改2D先图标,然后将鼠标移动要修改的线段上面,然后单击右键,选Spit,如下图,然后可以适当改变栅格,调整出合适形状
图13
图13
图11中B到C,将鼠标放到要要修改的线段上,右键,选择Pull Arc,将线段改变为合适大小的圆弧,如图15
图14
图14
图15
图15
然后加上管脚,并给管脚编上对应的编号,如果是IC,可以加上相应管脚文字
然后退回到Part编辑界面
单击这个图标
单击这个图标
出现如下界面
剩下的就是添加PCB封装,我的百度文库里有( HYPERLINK /view/31e782bb960590c69ec376d5.html /view/31e782bb960590c69ec376d5.html)。
这种接插件,我们一般不会画成这样,一般都是直接用某个管脚
实际是这样的,每个脚都可以单独添加的,要用哪个脚就加那个脚。
像这种的话,它可能不止8个脚,但我们只用8个所以就在原理图上只添加了8个。
这种的话,你可以找一个类似的看一下它的组成,稍微要麻烦一点。
有什么问题你给我留言,我晚上回来看,不用客气的。
您可能关注的文档
最近下载
- 深入开源处理器内部,RISC-V技术分析.doc VIP
- 现代住宅小区10KV0.4KV供配电系统设计论文--毕业论文设计.doc VIP
- RISC-V架构:开放源码处理器芯片的崛起.pptx VIP
- 3.2.1 水的利用与散失 课件-人教版(2024)生物七年级下册.pptx VIP
- 基于RISC-V架构处理器的通讯平台.pdf VIP
- RISC-V处理器芯片的电源网络设计.docx VIP
- 盘点一些用上先进制程工艺的RISC-V处理器.doc VIP
- 基于RISC-V参数化超标量处理器的优化设计.docx VIP
- 蜂鸟e200系列risc v开源处理器humming bird v1bob hu.pdf VIP
- 优捷通RISC处理器设计.pptx VIP
原创力文档

文档评论(0)