《项目5 表决器电路设计与制作》课件.pptxVIP

《项目5 表决器电路设计与制作》课件.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
;【知识目标】 1.掌握各种功能逻辑门及其电路特性、逻辑运算与图形描述符号; 2.理解和掌握逻辑代数的基本概念、公式和定理; 3.掌握逻辑函数常用的表示方法及其相互之间的转换; 4.理解最小项的含义和特点; 5.掌握逻辑函数的公式化简法和图形化简法; 6.了解约束项的含义和含有约束项逻辑函数的化简方法; 7.理解数字集成电路的使用特性; 8.了解数字集成电路的系列、外引脚排列及数字电路的调试方法; 9.掌握门电路实际使用中的一些基础知识、基本技能和技巧;;【能力目标】 1.具有逻辑函数的化简能力; 2.具有一定的分析逻辑电路的能力; 3.具有逻辑门电路的逻辑功能与主要参数的测试能力; 4.具有应用集成门电路的能力; 5.具有简单逻辑电路的设计能力; 6.掌握集成门电路的检测方法。;任务5.1 逻辑笔电路分析与制作;5.1.1 数字信号与数字电路;5.1.2 基本逻辑门 ;1.与运算和与门;2.或运算和或门;3.非运算和非门;5.1.3 复合逻辑门;1.与非运算和与非门;2.或非运算和或非门;3.与或非运算和与或非门;4.异或运算和异或门; 5.同或运算和同或门;5.1.4 三态门与OC门;三态门的应用: ;2.OC门;OC门的应用: ;5.1.5 集成电路逻辑门; (2)输入/输出逻辑电平 ; (3)传输延迟时间 我们定义从输入脉冲上升沿的50%处到输出脉冲下降沿50%处的时间为上升延迟时间 ;从输入脉冲下降沿的50%处到输出脉冲上升沿50%处的时间为下降延迟时间 。与非门的传输延迟时间 是 和 的平均值。即 ; (4)扇入系数和扇出系数 扇入系数指门电路所能允许的输入端数目。 扇出系数指门电路所能驱动的同类门电路输入端的最大数目。 (5)功耗 功耗是指门电路通电工作时所消耗的电功率。CMOS集成电路的功耗比较低,且与工作频率有关,频率越高,功耗越大,一般是微瓦级的。TTL集成电路功耗比较高,一般是毫瓦级的,且基本与工作频率无关。 ;2.TTL集成逻辑门;3.CMOS集成逻辑门;任务5.2 三人表决器电路设计与制作;2.逻辑函数的表示方法;(2)逻辑表达式 逻辑表达式是用与、或、非等运算,表示函数中各个变量之间逻辑关系的代数式子。 (3)逻辑图 逻辑图是将逻辑函数中各变量之间的与、或、非等逻辑关系用逻辑运算的图形符号表示出来。;2.逻辑函数表示方法之间的相互转换;表5-15 【例5-1】函数真值表;(2)从逻辑表达式列出真值表 列写方法为:每一个变量均有0、1两种取值,n个变量共有2n种不同取值,将它们顺序(一般按二进制数递增规律)排列,并在相应位置写出对应取值下的函数值,便可得到逻辑函数的真值表。 ;(3)从逻辑表达式画出逻辑图 方法:用逻辑图形符号代替逻辑表达式中的逻辑运算符号,就可以得到相应的逻辑图。 【例5-3】已知逻辑函数 ,试画出其逻辑图。 ; (4)从逻辑图写出逻辑表达式 方法:从逻辑图的输入端到输出端逐级写出每个逻辑图形符号输出端的逻辑函数式,便可以在输出端得到所求的逻辑函数表达式。 【例5-4】已知逻辑图如图5-17所示,试写出其逻辑表达式。 ;3.逻辑代数的公式和定理;(2)逻辑代数定律; (3)逻辑代数的常用规则;5.2.2 逻辑函数的化简;2.卡诺图化简;(3)逻辑函数的卡诺图表示法; ②逻辑函数的卡诺图; ③用卡诺图化简逻辑函数;【例5-8】用卡诺图化简逻辑函数 ; (4)具有约束项的逻辑函数化简 ;②具有约束项的逻辑函数的化简;5.2.4 三人表决器电路设计与制作; 2.三人表决器电路设计;(2)由真值表写出逻辑???达式为: ;项目小结

文档评论(0)

ki66588 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档