高速低功耗逐次逼近模数转换器的研究与设计-集成电路工程专业论文.docxVIP

高速低功耗逐次逼近模数转换器的研究与设计-集成电路工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速低功耗逐次逼近模数转换器的研究与设计-集成电路工程专业论文

万方数据 万方数据 南京邮电大学学位论文原创性声明 本人声明所呈交的学位论文是我个人在导师指导下进行的研究工作及取得 的研究成果。尽我所知,除了文中特别加以标注和致谢的地方外,论文中不包 含其他人已经发表或撰写过的研究成果,也不包含为获得南京邮电大学或其它 教育机构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的 任何贡献均已在论文中作了明确的说明并表示了谢意。 本人学位论文及涉及相关资料若有不实,愿意承担一切相关的法律责任。 研究生签名: 日期: 南京邮电大学学位论文使用授权声明 本人授权南京邮电大学可以保留并向国家有关部门或机构送交论文的复印件和电子文 档;允许论文被查阅和借阅;可以将学位论文的全部或部分内容编入有关数据库进行检索; 可以采用影印、缩印或扫描等复制手段保存、汇编本学位论文。本文电子文档的内容和纸质 论文的内容相一致。论文的公布(包括刊登)授权南京邮电大学研究生院办理。 涉密学位论文在解密后适用本授权书。 研究生签名: 导师签名: 日期: 摘要 可穿戴移动设备、红外传感器以及无线传感器网络的迅速发展对电子系统的小型化提出 了更高的要求,而模数转换器是系统中必不可少的部分,其性能直接影响着整个系统的性能。 而逐次逼近模数转换器因其功耗低、面积小、速度适中等特点,长期以来获得了广泛的运用, 因此其设计技术日益受到关注。 本文首先分析了模数转换器的常见结构及其工作原理,并对它们各自的优缺点进行了对 比,同时从动态功耗和非线性参数 INL/DNL 角度对现有的逐次逼近模数转换器里的电容阵列 进行了分析与对比,在此基础上完成了一种 6 位 120MS/s 的逐次逼近型模数转换器电路的设 计。通过对三明治-插指混合型结构单位电容进行设计与建模,完成了单调转换电容阵列的设 计,从而有效地改善了模数转换器的速度与功耗;同时在传统动态比较器的顶端采用 MOS 管恒流源从而有效地提高了比较器的线性度,并对比较器的分辨率和传输延时进行了仿真; 最后设计完成了异步控制电路从而实现了异步控制时序,有效地提高了模数转换器的速度和 功耗利用率。 通过 Cadence 设计平台完成了整体电路版图的设计并进行了前后仿,前仿实验结果表明, 在 1.8V 电源电压下,所设计的逐次逼近模数转换器的采样率为 120MS/s,当输入信号频率为 1.3MHz 时,SNR 为 36.9dB,SNDR 为 35.8dB,SFDR 为 48.4dB,ENOB 为 5.66bit,功耗为 2.43mW,FOM 值为 0.41pJ/Con.step。 关键词: 模数转换器,逐次逼近型,单位电容,动态比较器,异步控制技术 I Abstract The rapid development of wearable mobile device, infrared sensor and wireless sensor network puts forward higher requirements on the miniaturization of electronic systems, and analog to digital converter (ADC) is the essential part of the system, its performance directly affects the performance of the whole system. Successive approximation register analog to digital converter (SAR ADC) is widely used for a long time for its low power consumption, small size, moderate speed etc, its design technology is getting more and more attention. This paper firstly analyzes the common structure and working principle of ADC, and compares their respective advantages and disadvantages. At the same time, at the points of dynamic power consumption and nonlinear parameters INL/DNL, this paper analyzes and compares the existing capacitor arrays of the SAR ADC, on th

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档