MAXPLSII软件是一个功能强大48.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MAXPLSII软件是一个功能强大48

MAXPLUSII 软件 MAX+PLUSII软件是一个功能强大,容易使用的软件包,它可以以图 形方式、文字输入方式(AHDL、VHDL和VERILOG)和波形方式输入设计文 件,可以编译并形成各种能够下装到EPROM和各种ALTERA器件的文件,还可 以进行仿真以检验设计的准确性,下面举例说明该软件的使用。 1.1 功能简介 一、原理图输入(Graphic Editor) MAX+PLUSII软件具有图形输入能力,用户可以方便的使用图形编辑器输入电路图,图中的元器件可以调用元件库中元器件,除调用库中的元件以外,还可以调用该软件中的符号功能形成的功能块.图形编辑器窗口见图3.1.1.1. 图3.1.1.1 图形编辑器窗口 二、硬件描述语言输入(Text Editor) MAX+PLUSII软件中有一个集成的文本编辑器,该编辑器支持VHDL,AHDL和Verilog硬件描述语言的输入,同时还有一个语言模板使输入程序语言更加方便,该软件可以对这些程序语言进行编译并形成可以下载配置数据,文本编辑器窗口见图3.1.1.2。 三、波形编辑器(waveform Editor) 在进行逻辑电路的行为仿真时,需要在所设计电路的输入端加入一定的波形,波形编辑器可以生成和编辑仿真用的波形(*.SCF文件),使用该编辑器的工具条可以容易方便的生成波形和编辑波形。波形编辑器窗口如图3.1.1.3所示。使用时只要将欲输入波形的时间段用鼠标涂黑,然后选择工具条中的按钮,例如,如果要某一时间段为高电平,只需选择按钮 ”1”。 图3.1.1.2 文本编辑窗口 图3.1.1.3 波形编辑器窗口 还可以使用输入的波形(*.WDF文件)经过编译生成逻辑功能块,相当 于已知一个芯片的输入输出波形,但不知是何种芯片,使用该软件能力可 以解决这个问题,设计出一个输入和输出波形相同CPLD电路。 四、管脚(底层)编辑窗口(Floorplan Editor) 该窗口用于将已设计好逻辑电路的输入输出节点赋予实际芯片的引脚,通过鼠标的拖拉,方便的定义管脚的功能。管脚(底层)编辑窗口见图3.1.1.4。 五、自动错误定位 在编译源文件的过程中,若源文件有错误,Max+Plus2软件可以自动指出错误类型和错误所在的位置。 六、逻辑综合与适配 该软件在编译过程中,通过逻辑综合 (Logic Synthesizer)和适配(Fitter) 模块,可以把最简单的逻辑表达式自动的吻合在合适的器件中。 图3.1.1.4 管脚(底层)编辑窗口 七、设计规则检查 选取Compile\Processing\Design Doctor菜单,将调出规则检查医生,该医生可以按照三种规则中的一个规则检查各个设计文件,以保证设计的可靠性。一旦选择该菜单,在编译窗口将显示出医生,用鼠标点击医生,该医生可以告诉你程序文件的健康情况。见图3.1.1.5。 图3.1.1.5 规则检查医生 八、多器件划分(Partitioner) 如果设计不能完全装入一个器件,编译器中的多器件划分模块,可自动 的将一个设计分成几个部分并分别装入几个器件中,并保证器件之间的连 线最少。 九、编程文件的产生 编译器中的装配程序(Assembler)将编译好的程序创建一个或多个编程 目标文件: EPROM配置文件(*.POF)例如,MAX7000系列 SRAM文件(*.SCF)例如,FLEX8000系列的配置芯片EPROM JEDEC文件(*.JED) 十六进制文件(*.HEX) 文本文件(*.TTF) 串行BIT流文件(*.SBF) 十、仿真 当设计文件被编译好,并在波形编辑器中将输入波形编辑完毕后,就可以 进行行为仿真了,通过仿真可以检验设计的逻辑关系是否准确。 十一、分析时间(Analyze Timing) 该功能可以分析各个信号到输出端的时间延迟,可以给出延迟矩阵和最高工作频率。见图3.1.1.6和图3.1.1.7. 十二、器件编程 当设计全部完成后,就可以将形成的目标文件下载到芯片中,实际验证设计的准确性. 图3.1.1.6 延迟矩阵 图3.1.1.7 最高工作频率 十三、设计过程 1、输入项目文件名(File/Project/Name) 2、输入源文件(图形、VHDL、AHDL、Verlog和波形输入方式) (Max+plusⅡ/graphic Editor, Max+plusⅡ/Text Editor, Max+plusⅡ/Waveform Editor) 3、指定CPLD型号(Assign/Device) 4、设置管脚、下载方式和

文档评论(0)

ipbohn97 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档