基于SoC的实时成像系统中FFT处理器的设计-计算机系统结构专业论文.docxVIP

基于SoC的实时成像系统中FFT处理器的设计-计算机系统结构专业论文.docx

  1. 1、本文档共115页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SoC的实时成像系统中FFT处理器的设计-计算机系统结构专业论文

摘要 离散傅立叶变换(DFT)是描述离散信号时域和频域关系的重要数学工具,它在通 信系统、图像处理、雷达成像等方面得到了广泛的应用,成为许多系统的核心运算。随 着一些新的应用(如实时雷达成像、DVB.T、DAB等系统)和SoC技术(尤其是P可 复用)的出现,对FFT模块的实时性和可复用性有了更高的要求。常用FFT模块完成 1024点,16位字长定点、块浮点、浮点运算需要的时间为几十或者上百US,且接口设 计不规范。如何设计高效、可复用的FFT模块成为系统设计的关键。 本文围绕口复用思想,提出了一种高速、定点、可配置、自适应溢出控制FFT处 理器的设计方法。其主要内容包括:1.一种新的基4+2混合基地址生成器的设计方法。 采用这种方法可在一个周期里生成混合基蝶形运算单元所需要四个操作数的地址,提高 了FFT处理器的数据吞吐能力,避免了多级流水线FFT带来的硬件开销。2.可配置和 自适应溢出控制的体系结构。满足了在同一运算流程中,包含不同长度FFT运算的需求。 同时自适应的溢出控制,可在不中断运算流水的情况下,根据蝶形运算结果,动态完成 定点FFT的溢出处理,提高了处理器的效率。3.可复用的IP结构设计。IP复用是SoC 技术的重点,将FFT处理器结构划分为接口逻辑和核心逻辑两部分,将方便FFT处理 器作为口核的移植和复用。 本文设计的FFT处理器,采用Xilinx公司的XCV2P30进行仿真,系统频率达到了 130MHz,完成16位1K点复数FFT需要9.8微秒,16K点需要221微秒。由此构成的 FFT处理器阵列,在基于SoC的合成孔径雷达实时成像系统中得到了应用。 关键字:FFT处理器,SoC,IP可复用,地址映射算法,自适应溢出控制,异步电路 Design and Implementation of FFT Processor in Real—time SAR Ima垂ng SoC Fu Bo(Computer Architecture) Directed By Han Chengde Discrete Fourier Transform(DFT)plays an important role in signal processing.It has been applied in a wide range offields such as communication systems,image processing and radar imaging systems.As new applications and SoC appearance,the performance and reusability of FFT processors become more important than ever,The time of available FFT processors computing a 1024-point complex transform varies from several tens microsecond to more than one hundred microsecond.which make it impossible to be used in real—time system.How to design a high-speed and reusable FFT processor becomes a key question of improving systems performance. h this thesis,a method of designing high—speed,fixed-point,reeonfigurable FFT processor with adaptive overflow control is presented.The main contributions are listed as follow:I.A new mixed-radix address generator based on radix 4+2.The method can simultaneously access to all the data needed for calculation of one mixed—radix buaerfly in each clock cycle,which improves the paraUelism of FFT processor and costs less hardware resource than multiple pipeline F丌processor.2.Reconfigurable architecture w

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档