- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机设计与实践——MIPS基本指令1
计算机设计与实践——MIPS基本指令
MIPS 基本指令和寻址方式:
MIPS 是典型的 RISC 处理器,采用 32位定长指令字,操作码字段也是固定长度,没有 专门的寻址方式字段,由指令格式确定各操作数的寻址方式。
MIPS 指令格式一般有三种格式: R-型指令格式 I-型指令格式 J-型指令格式
R _Type 指指指指
26
21
16
11
6
31
6bit
6bit
5bit
5bit
5bit
5bit
OP : 操作码
rs : 第一个源操作数寄存器
rt : 第二个源操作数寄存器(单目原数据) rd : 结果寄存器 shamt :移位指令的位移量 func : 指令的具体操作类型
特点:R-型指令是 RR 型指令, 其操作码 OP 字段是特定的 “ 000000” , 具体操作类型由 func
字段给定。例如:func=“ 100000” 时,表示 “ 加法 ” 运算。
R[rd] ← R[rs] + R[rt]
I _Type 指指指指
26
21
1631
15
特点:I-型指令是立即数型指令
双目运算: R[rt] R[rs](OP ) SignExt(imm16) Load 指令:
Addr ← R[rs] + SignExt(imm16) 计算数据地址 (立即数要进行符号扩展 ) R[rt] ← M[Addr] 从存储器中取出数据,装入到寄存器中
Store 指令:
Addr ← R[rs] + SignExt(imm16) M[Addr] ← R[rt]
J _Type 指令格式
2631
6bit
26bit
25
特点:J-型指令主要是无条件跳转指令, 将当前 PC 的高 4位拼上 26位立即数, 后补两个 “ 0” ,
作为跳转目标地址。
j L //goto L 指指指指指指指指指
jal L //$ra指 PC+4;goto L 指指指指指指指指指
R 型指令:
定点运算: add / addu, sub / subu, sra , mult/multu, div/divu 逻辑运算: and / or / nor, sll / srl 比较分支: beq / bne / slt / sltu 跳转指令: jr
I 型指令:
定点运算: addi / addiu 逻辑运算: andi / ori 比较分支: slti / sltiu
数据传送: lw / sw / lhu / sh / lbu / sb / lui
J 型指令: j / jal
设计模块划分,教学安排
1、 MIPS 格式指令系统设计
2、 指令存储器设计
3、 寄存器堆设计
4、 ALU 设计——基本算术、逻辑单元的设计
32位超前进位加法器的设计
32位桶式移位寄存器的设计
5、 取指令部件的设计
6、 立即数处理单元设计
7、 单周期处理器设计—— R 型指令的数据通路设计
I 型指令的数据通路设计
Load/Store指令的数据通路设计 分支指令 /转移指令的数据通路设计 综合 12条指令的完整数据通路设计
8、 ALU 控制单元设计
9、 主控制单元的设计
10、 单周期处理器总体验证
11、 异常和中断处理及其电路实现
12、 带有异常和中断处理功能的处理器的设计
设计示例 1:指令存储器设计
1、 指令存储器模块定义:
指令存储器用于存放 CPU 运算的程序指令和数据等,采用单端口存储器设计,设计最 大为 64个存储单元,每个存储单元数据宽度为 32bit 。下图为指令存储器的模块框图。
module ExtMem
图 1 模块框图
表 1: 存储器接口信号说明表
ExtMem_CLKExtMem_WRExtMem_RDExtMem_AdrValid
Valid
ExtMem_Din
ExtMem_CS
图 2 存储器接口读时序框图
ExtMem_CLKExtMem_WRExtMem_RDExtMem_AdrValid Valid
ExtMem_Dout
ExtMem
文档评论(0)