- 1、本文档共14页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 PAGE 7页
数字电子钟设计
摘 要
数字钟被广泛用于个人家庭,车站, 码头、办公室等公共场所,成为人们日常生活中的必需品。由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运用超过老式钟表, 而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。
数字电子钟一般由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路等组成。秒信号是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将秒信号送入秒计数器,它是六十进制计数器。每累计六十秒发出一个“分脉冲”信号,这个信号作为“分计数器”的时钟脉冲。“分计数器”也是六十进制计数器,它每累计六十分钟,发出一个“时脉冲”信号,此信号将被送到“时计数器”。“时计数器”采用二十四进制计数器,可以实现一天二十四小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。校时电路是用来对“时”、“分”、“秒”显示数字进行校对调整的。本文通过对CD4060、CD4013、74LS160、74LS48和晶体振荡器的基本原理和基本功能的介绍,结合数字电子钟的设计过程让我们对电子钟的设计有了清楚的认识。
关键词:数字钟,晶体振荡器,计数器,CD4060,74LS160
1绪论
课题描述
在科技高速发展的今天,钟表业运用当今材料工业、电子工业和其他领域的最新技术,一定会生产出代表中国科学水平的产品。我们希望钟表业的精英们在提高制造技术水平中不断创新,培育出拥有自主知识产权的品牌。这正是中国钟表业发展的希望。
数字钟被广泛用于个人家庭,车站, 码头、办公室等公共场所,成为人们日常生活中的必需品。由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运用超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。本课题所设计的电子时钟是一个最基本的数字钟。
基本工作原理与框图
数字电子钟要想最终设计成功必须要有精确而稳定的秒信号产生,通常先用石英晶体振荡器产生32768Hz的脉冲,经过整形、分频产生1Hz的秒脉冲。分频用CD4060分出2Hz的脉冲,再用CD4013分出1Hz的脉冲。然后1Hz脉冲经过校时电路送到秒计数器的个位,秒计数器是由两块74LS160组成的六十进制计数器,其十位TC接校时电路。校时电路的CP1接分计数器个位的CLK端,分计数器也是由两块74LS160组成的六十进制计数器,分计数器的十位的TC端接入校时电路。校时电路的CP2接时计数器的CLK端,分计数器是由两块74LS160组成的二十四进制计数器。校时电路的S1、S2、S3控制“校时”、“校分”和“校秒”。各个计数器分别接译码器,各个译码器分别接显示器。电路的基本原理就是这样,下面我将介绍各个模块的具体功能及原理。以下是我在下面整合的全电路原理图。
图表 SEQ 图表 \* ARABIC 1
2各部分电路原理及器件简介
2.1 秒信号产生电路
这部分电路现有石英晶体振荡器产生32768Hz的脉冲,经过CD4060经过十四次分频后产生2Hz的脉冲。再经过CD4013产生1Hz的脉冲。原理比较简单。
CD4060是十四位二进制计数器。它内部有十四级二分频器,有两个反相器。RST为高电平时,计数器清零且振荡器使用无效。在CIN下降沿,计数器以二进制计数。CIN、分别为时钟输入、输出端。电源电压范围为3V~15V,输入电压范围为0V~VDD。它有十六个引脚,Q4~Q10、Q12~Q14为计数器输出端。VDD接正电源,Vss接地。其引脚图如下所示:
图表 SEQ 图表 \* ARABIC 2
CD4013A为双D触发器,在CLK上升沿有效。其特性表如下:
输 入
输 出
注
CP
D
RD
SD
Qn+1
↑
↑
↓
X
X
X
0
1
X
X
X
X
0
0
0
0
1
1
0
0
0
1
0
1
0
1
Qn
1
0
不用
同步置0
同步置1
保持
异步置1
异步置0
不允许
2.2 进制计数器电路
2.2.1 74LS160功能简介
图表3
CP是脉冲输入端;CT(CO)是进位信号输出端;CEP和CET是计数器
您可能关注的文档
最近下载
- 机械制造技术基础习题答案4 .pdf VIP
- 电子元器件知识.pptx VIP
- AS300A门机控制器说明书-2023A1版.pdf
- 2024年高考语文考试(新高考)16文学类文本阅读之教考衔接题——对语文不熟,衔接脱节(解析版).pdf VIP
- 建筑工程图集 11SG814:建筑基坑支护结构构造.pdf VIP
- 航空服务对中国民航发展影响的研究.doc
- 丁锦红-认知心理学(第3版)第3章-知觉与模式识别.pptx VIP
- 灌肠技术操作.pptx VIP
- 1比96胜利号模型图纸Shipyard 011 - HMS Victory.pdf
- 2025年中国软糖行业发展潜力分析及投资方向研究报告.docx
文档评论(0)