EDA课程设计--带存储功能的秒表.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
太原科技大学:名字起个什么 电子课程设计 ——带存储功能的秒表 学院: 专业, 姓名: 学号: 指导老师: 2009 12 年 月 太原科技大学:名字起个什么 带存储功能的秒表设计 一.设计任务与要求 1.实现一小时以内的秒表设计,显示精度精确到0.1秒,即显示5位数据 2.有 “开始”,“停止”,“存储”按键,能存储一组数据。 3.能存储两组以上的数据,并能反复调用查看。 二.总体框图 (1)方案论证 方案一 采用8051IP核设计。用FPGA构成一个8051单片应用系统具有如下 优缺点: 1. 拥有标准8051完全兼容的指令系统的cpu; 2. 256字节内部ram; 3. 4k字节程序rom; 4. 每一次编译下载后都能根据需要更新rom 中的程序,所以该单片机 的实现和使用如同89c51/52一样方便。 缺点: 1. 设计繁琐可以直接用8051单片机代替。 2. 程序复杂。 方案二 采用芯片EP1C2Q240C8,共阴七段数码管,按键开关,发光二级管 设计。EP1C12Q240C8是Cyclone器件,Cyclone可以最多支持129个通道的LVDS 和RSDA。Cyclone器件的LVDS缓冲器可以支持最高达640Mbps的数据传输速度。 与单端的I/0 口标准相比,这些内显置于Cyclone器件内部的LVDS缓冲器保持 了信号的完整性,并且有更低的电磁干扰,更好的电磁兼容性及更低的电源功耗。 采用此芯片设计简单,不需要用汇编语言编写程序,直接用VHDL编写即可。所 以优先选用方案二。 本设计采用模块化设计,共分为顶层文件,控制毫秒模块 (msecond),控 制秒模块 (second),控制分钟模块 (minutes),数码管扫描模块 (seltime), 显示驱动模块 (deled),分频模块 (finpin),decode3_8模块。 秒表计数器中启/停开关的使用方法和传统的计时器相同,即按一下启/停 开关,启用计时器开始计时,再按一下启/停开关计时终止。而复位开关可以在 任何情况下使用,即使在计时过程中,只要按一下复位开关,计时应立即终止, 并对计时器清零。 太原科技大学:名字起个什么 (2)原理框图 时 分 秒 扫 显 钟 频 表 描 示 信 器 电 电 电 号 路 路 路 图2.1,总体原理框图 总体框图由秒表电路 (包括msecond,second,minute三个小模块);扫描电路 驱动5位八段共阴扫描数码管的片选驱动信号输出模块(seltime);显示电路驱 动八段字形译码器输出模块 (deled)。 三.选择器件 ® 1.主芯片:Altera 的Cyclone EPEC12Q240C8 2.5个八段扫描共阴极数码显示管 3.三个按键开关 (开关,复位,存储) 4.EDA实验箱一台 5.含有QuartusⅡ软件的计算机一台 6.导线若干

文档评论(0)

yigang0925 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档