基于SoCFPGA的数据传输.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于SoCFPGA的数据传输

基于SoC FPGA的 数据传输 DE10-Standard SoC集成了一个基于ARM 的硬核处理器系统 (HPS ),由处理器,外设和存储器接口组成, 采用高带宽互连骨干网与FPGA结构无缝连接。 DE10标准开发板配有高速DDR3 内存,视频和音 频功能,以太网联网,可以完成很多功能 DE10-Standard development board (top view) 软件: Altera Quartus II16.1 software Altera SoC Embedded Design Suite 16.1 Block diagram of DE10-Standard FPGA和ARM核结合的意义 • SoC FPGA发挥了FPGA逻辑控制对大量数据进行高速处理的优势和ARM 软件编程灵活的特点,提供了并行和串行处理的能力,实现了两者功能的 互补。 • 具体来说,内嵌ARM 的FPGA芯片摆脱了PCB布线线宽对信号带宽的限 制,可以通过内部高速AXI互联通路提高HPS和FPGA间信号传递的稳定性 和高效性。 • FPGA强大的并行处理能力,经常在系统中作为协处理器,配合ARM系统 实现视频图像处理等复杂运算 • SoC FPGA芯片中的FPGA和基于ARM硬件处理器系统不仅能够各自独立 运行,也可以通过总线桥实现两芯片的互联。 AXI BRIDGE 在 Altera SoC FPGA 中,HPS 和 FPGA 之间的协议通信主要是通过 AXI-bridge 。 它是 FPGA 和 HPS 之间数据交互的接口 总线,它包括 FPGA-to-HPS AXI 、HPS- to-FPGA AXI 和 Light-weight HPS-to- FPGA AXI 。 HPS 作为主端(master), 其可以访问 FPGA 端Avalon MM slave 接口的所有组 件。 HPS作为主端时的AXI-bridge 包括:  HPS-to-FPGA Bridge  Lightweight HPS-to-FPGA Bridge FPGA作为主端时AXI-br

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档