- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
编码:在数字技术中,通常用二进制数码0和1构成的一组有序组合(称为代码)来表示各种对象(如十进制数、字符等)。这一指定过程,称为编码。;1. 二进制编码器 ;输入8个互斥的信号
输出3位二进制代码;逻辑表达式;(2) 8—3线优先编码器74148;逻辑表达式;逻辑图;ST为使能输入端,低电平有效。YS为使能输出端,通常接至低位芯片的端。YS和ST配合可以实现多级编码器之间的优先级别的控制。
YEX为扩展输出端,是控制标志, YEX =0表示是编码输出; YEX =1表示不是编码输出。;集成3位二进制优先编码器74LS148的真值表;集成3位二进制优先编码器74LS148的级联;(1) 8421 BCD码编码器;逻辑表达式;真值表;逻辑表达式;逻辑图;集成10线-4线优先编码器;小结;二、译码器 ;图 4.2.5 (a) 逻辑图;表 4.2.4 2-4 线译码器的功能表 ;2-4线译码器的逻辑表达式;真值表;逻辑表达式;集成二进制译码器74LS138;真值表;74LS138的级联;3-8线译码器74138的逻辑表达式;图 4.2.8 (a) ;表 4.2.6 2-4 线译码器扩展为 3-8 线译码器的真值表 ;图 4.2.8 (b) 将3-8线译码器扩展为4-16线译码器 ;② 构造数据分配器 ;③用译码器设计组合逻辑电路 ;图 4.2.10 (a) ;另,F (C,B,A) = AB + AC = m1 + m3 + m7 ;例2 用74138设计一个多输出组合网络,它的输入为A、B、C三个变量,输出为下面三个函数。;= m0+m2+m4+m5+m6+m7; 二-十进制译码器的输入是十进制数的4位二进制编码(BCD码),分别用A3、A2、A1、A0表示;输出的是与10个十进制数字相对应的10个信号,用Y9~Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。;真值表;逻辑表达式; 将与门换成与非门,则输出为反变量,即为低电平有效。;集成8421 BCD码译码器74LS42;作业题
原创力文档


文档评论(0)