- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机2-晒处理器
微机原理与接口技术 第 2 章 80x86微处理器 及其系统结构 2.1 8086/8088微处理器 2.2 8086/8088系统组成 2.3 现代微处理器系统 8086/8088微处理器的特点 ◆ Intel公司相继推出的16位微处理器8086/8088,32位微处理器的80386,80486,Pentium(80586)……,这一微处理器系列被称作Intel 80x86系列,是现代微机的主流机型。 ◆ 16位微处理器8086/8088是单一+5V(TTL)电源,主频5MHz/10MHz,微处理器的数据总线16位,地址总线20位,存储器寻址空间1MB,I/O端口寻址空间64KB 。 ◆ 8088是准16位微处理器。8088和8086的内部结构基本相同,两者的软件也完全兼容,主要区别是:8086外部是16位数据总线,而8088外部是8位数据总线。 2.1.1 8086/8088微处理器结构 8086/8088由两个独立的工作部件:执行部件EU(Execution Unit)和总线接口部件BIU(Bus Interface Unit)构成。 EU = ALU+ 执行CU+ R 阵列 负责指令的译码和执行 BIU = 指令队列+地址∑+ R 阵列 + 总线 CU 负责与存储器或者I/O接口传送信息 BIU 和 EU 采用“流水线式”的非同步工作模式,使得总线控制逻辑和指令执行逻辑之间既互相独立又互相配合。 8086/8088结构示意图 8086/8088的寄存器 标志寄存器 状态标志: ZF 零标志 1=结果为0, 0=结果不为0 SF 符号标志 1=结果符号位为负,0=结果符号位为正 OF 溢出标志 1=表示有符号数运算超出(补码)范围 CF 进位标志 1=结果有进/借位,0=结果无进/借位 AF 辅助进位标志 (用于十进制数调整指令) PF 奇偶标志 1=结果偶数个1,0=结果奇数个1 控制标志: DF 方向标志 (为串操作指令指明偏移址改变的方向) IF 中断标志 1=允许外部中断 TF 陷井标志 1=处理机进入单步执行方式 8086/8088存储器组织 ◆微机存储器是以字节为存储单位。 ◆ 8086/8088存储器(内存)地址线是20根,内存容量1MB,地址范围 0~0FFFFFH。 ◆ 8086/8088存储器是分段结构,每段最大为64KB。 ◆操作数如果存放在内存,需要指明内存的逻辑地址,微处理器的地址加法器自动形成内存的物理地址. ◆内存逻辑地址描述:〈段基址〉 : 〈偏移址〉 ◆内存物理地址:〈段基址〉×16+〈偏移址〉 地址加法器的功能 内存逻辑地址表示: 段基址(16 位2# ) : 偏移址(16 位2# ) 内存物理地址映射: 段基址×16+偏移址 2.1.2 8086/8088的总线周期 ◆8086/8088通过BIU完成的一次总线操作,称作一个总线周期。 ◆一个总线周期由若干个时钟周期(T)组成。 ◆8086/8088的基本总线周期,分别由T1,T2,T3,T4表示的4个时钟周期组成。 ◆读/写操作基本总线周期时序: 在T1状态,输出读/写对象的地址; 在T2~T3状态,数据总线传送数据; 在T4状态,表示读/写结束。 TW时钟周期和TI时钟周期 ◆TW时钟周期 读/写操作基本总线周期进行时,系统 “Ready”电路会产生READY信号。当CPU在T3状态检测到READY无效信号,表示数据传送未完成,在T3之后插入1~n个等待周期TW 。所以,在基本总线周期中插入TW状态,实际是快速CPU对慢速存储器或I/O设备的一种等待。 读/写总线周期是(4+n)T 。 ◆TI时钟周期 微处理器不需要执行总线操作时,BIU执行1~n个空闲周期TI,进入总线空闲状态(空操作)。TI只是指总线操作的空闲,CPU内部仍可进行有效操作。在两个总线周期之间如果插入TI状态,实际是总线接口部件BIU对执行部件EU的一种等待。 2.1.3 8086/8088的引脚特性 ◆8086/8088工作模式(组态)分成最小模式(单处理器)和最大模式(多处理器)两种。 ◆8086/8088有40引脚,其中24~31引脚功能取决于工作在最小模式,还是最大模式有所不同。 ◆MN/MX:最小/最大模式选择信号(33引脚)。 MN/MX=1(Vcc),设置为最小模式; MN/MX=0(GND),设置为最大模式。 ◆8086/8088的所有具有三态的引脚,在微处理器让出总线控制权时呈现高阻态(浮空态)。 8086/8088的引脚图 8088的引脚 8086的引脚
原创力文档


文档评论(0)